面向芯片设计的双标准高清视频编码器结构优化研究
| 致谢 | 第1-5页 |
| 摘要 | 第5-6页 |
| Abstract | 第6-7页 |
| 目录 | 第7-10页 |
| 1 绪论 | 第10-24页 |
| ·视频编码压缩的必要性和可行性 | 第10-11页 |
| ·视频编码标准的发展及内容 | 第11-17页 |
| ·H.264/AVC | 第12-15页 |
| ·AVS | 第15-17页 |
| ·集成电路芯片设计 | 第17-22页 |
| ·本文的研究意义及内容安排 | 第22-23页 |
| ·本章小结 | 第23-24页 |
| 2 双标准视频编码器芯片优化策略 | 第24-34页 |
| ·芯片设计的一般优化策略 | 第24-27页 |
| ·芯片设计质量指标 | 第24页 |
| ·速度和面积平衡的设计思想 | 第24-25页 |
| ·速度和面积互换的设计思想 | 第25页 |
| ·存储面积的优化策略 | 第25-26页 |
| ·低功耗的优化策略 | 第26-27页 |
| ·可重构视频编码理念 | 第27-29页 |
| ·双标准视频编码器优化设计特殊策略 | 第29-32页 |
| ·分层的多种颗粒度的功能单元划分方式 | 第30-31页 |
| ·功能单元间不同的数据连接方式 | 第31页 |
| ·三种功能单元间的时序控制方式 | 第31-32页 |
| ·可重用的功能单元的设计 | 第32页 |
| ·本章小结 | 第32-34页 |
| 3 双标准的高清视频编码器系统优化设计 | 第34-47页 |
| ·系统设计思路及优化方向 | 第34-35页 |
| ·系统设计思路 | 第34页 |
| ·系统设计优化方向 | 第34-35页 |
| ·系统设计目标及约束 | 第35-36页 |
| ·系统级的功能裁剪与算法调整 | 第36-39页 |
| ·帧内模式选择 | 第36-37页 |
| ·帧间模式选择 | 第37-38页 |
| ·变换和量化 | 第38-39页 |
| ·熵编码 | 第39页 |
| ·编码器系统结构 | 第39-45页 |
| ·系统流水结构设计 | 第39-42页 |
| ·系统功能单元模块划分 | 第42-43页 |
| ·功能单元间的数据连接设计 | 第43-44页 |
| ·功能单元间的时序控制设计 | 第44-45页 |
| ·与其他设计的比较 | 第45-46页 |
| ·本章小结 | 第46-47页 |
| 4 双标准的帧内模式选择功能单元优化设计 | 第47-76页 |
| ·标准未限定功能单元设计思路及优化方向 | 第47-48页 |
| ·双标准的帧内预测技术介绍 | 第48-51页 |
| ·帧内模式选择算法的选择 | 第51-56页 |
| ·评价标准 | 第53-54页 |
| ·候选模式 | 第54-55页 |
| ·帧内模式选择算法的选择 | 第55-56页 |
| ·双标准的帧内模式选择模块的硬件实现 | 第56-73页 |
| ·模块整体结构和并行度的设计 | 第56-61页 |
| ·运算部件功能单元的设计 | 第61-72页 |
| ·时序控制的设计 | 第72-73页 |
| ·双标准的帧内模式选择模块的实现结果及比较 | 第73-75页 |
| ·帧内模式选择实现结果 | 第73-74页 |
| ·帧内模式选择实现比较 | 第74-75页 |
| ·本章小结 | 第75-76页 |
| 5 双标准的环路滤波功能单元优化设计 | 第76-99页 |
| ·标准规定功能单元设计思路及优化方向 | 第76页 |
| ·双标准的环路滤波技术介绍 | 第76-80页 |
| ·双标准的环路滤波功能单元的硬件实现 | 第80-96页 |
| ·整体结构 | 第80-81页 |
| ·计算单元设计 | 第81-87页 |
| ·时序控制设计 | 第87-96页 |
| ·双标准的环路滤波模块的实现结果及比较 | 第96-98页 |
| ·环路滤波实现结果 | 第96-97页 |
| ·环路滤波实现比较 | 第97-98页 |
| ·本章小结 | 第98-99页 |
| 6 总结与展望 | 第99-101页 |
| 参考文献 | 第101-106页 |
| 作者在攻读硕士学位期间的科研成果与科研工作 | 第106页 |