二层智能交换机的硬件系统设计
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-5页 |
| 目录 | 第5-7页 |
| 1 绪论 | 第7-13页 |
| ·以太网交换机发展现状 | 第7页 |
| ·以太网交换机的类型特点 | 第7页 |
| ·以太网交换机的基本工作原理 | 第7-8页 |
| ·交换机的交换方式 | 第8-9页 |
| ·以太网关键技术 | 第9-10页 |
| ·交换机的主要性能指标 | 第10页 |
| ·需求分析 | 第10-11页 |
| ·应用范围 | 第11页 |
| ·研究内容 | 第11-13页 |
| 2 设计方案选取 | 第13-23页 |
| ·交换机的基本架构 | 第13页 |
| ·主要芯片功能介绍 | 第13-15页 |
| ·MAC 芯片 | 第13-14页 |
| ·PHY 芯片 | 第14-15页 |
| ·方案设计介绍 | 第15-21页 |
| ·方案一 | 第15-18页 |
| ·方案二 | 第18-21页 |
| ·方案对比 | 第21-23页 |
| 3 二层智能交换机系统的设计 | 第23-49页 |
| ·硬件架构介绍 | 第23-24页 |
| ·二次电源的设计 | 第24-26页 |
| ·CPU 子系统的设计 | 第26-28页 |
| ·交换子系统的设计 | 第28-32页 |
| ·时钟与复位电路的设计 | 第32-35页 |
| ·时钟电路设计 | 第32-33页 |
| ·复位电路的设计 | 第33-35页 |
| ·POE 模块的设计 | 第35-45页 |
| ·PSE 对 PD 的检测 | 第36-39页 |
| ·PSE 检测 PD 是否断开的方法 | 第39-40页 |
| ·PSE 为 PD 供电时的供电方式 | 第40-41页 |
| ·POE 模块硬件设计 | 第41-45页 |
| ·软件指令的设计 | 第45-49页 |
| 4 PCB 板的设计 | 第49-55页 |
| ·PCB 板叠层 | 第49-50页 |
| ·板上元器件布局 | 第50-51页 |
| ·PCB 布线基本要求 | 第51-55页 |
| 5 整机调试 | 第55-71页 |
| ·信号完整性 | 第55-67页 |
| ·时钟信号测试 | 第55-57页 |
| ·DDR2 和 Flash 读写 | 第57-62页 |
| ·SMI 信号测试 | 第62-65页 |
| ·SGMII 接口测试 | 第65-67页 |
| ·信号完整性测试总结 | 第67页 |
| ·功能测试 | 第67-69页 |
| ·调试总结 | 第69-71页 |
| 6 总结 | 第71-73页 |
| 致谢 | 第73-75页 |
| 参考文献 | 第75页 |