紫外BT-CCD凝视成像系统信息获取与处理技术研究
| 致谢 | 第1-5页 |
| 摘要 | 第5-7页 |
| ABSTRACT | 第7-11页 |
| 1 引言 | 第11-19页 |
| ·研究背景与意义 | 第11-14页 |
| ·国内外研究现状 | 第14-17页 |
| ·课题研究内容与论文安排 | 第17-19页 |
| 2 紫外多通道BT-CCD成像系统概述 | 第19-24页 |
| 3 CCD探测器详述 | 第24-33页 |
| ·CCD探测器介绍 | 第24-26页 |
| ·CCD探测器分类 | 第26-29页 |
| ·帧转移型CCD | 第26-27页 |
| ·全帧转移型CCD | 第27-28页 |
| ·行间转移型CCD | 第28页 |
| ·帧行间转移型CCD | 第28-29页 |
| ·一维型CCD | 第29页 |
| ·CCD器件与CMOS器件的比较 | 第29-31页 |
| ·项目选用的CCD探测器介绍 | 第31-33页 |
| 4 多通道CCD成像电子学设计 | 第33-54页 |
| ·CCD探测器外围电路设计 | 第33-40页 |
| ·CCD偏置电路模块设计 | 第33-35页 |
| ·CCD驱动电路模块设计 | 第35-39页 |
| ·CCD输出信号处理电路 | 第39-40页 |
| ·信号处理模块电路设计 | 第40-51页 |
| ·AD9824模块的设计说明 | 第41-43页 |
| ·SRAM模块说明 | 第43-44页 |
| ·千兆以太模块设计说明 | 第44-50页 |
| ·FPGA逻辑控制模块设计说明 | 第50-51页 |
| ·滤光轮及其驱动模块 | 第51-54页 |
| 5 FPGA数字逻辑设计与上位机实现 | 第54-70页 |
| ·数字逻辑顶层设计 | 第54-56页 |
| ·CCD探测器的驱动设计 | 第56-58页 |
| ·千兆以太模块的设计与实现 | 第58-66页 |
| ·系统上位机程序的实现 | 第66-70页 |
| 6 系统装校与实验 | 第70-94页 |
| ·系统装校 | 第70-71页 |
| ·系统性能测试实验 | 第71-83页 |
| ·MTF测试 | 第71-73页 |
| ·电路噪声测试 | 第73-76页 |
| ·系统信噪比测试 | 第76-83页 |
| ·系统成像实验 | 第83-94页 |
| 7 总结与展望 | 第94-96页 |
| 参考文献 | 第96-100页 |
| 作者简介及在学期间发表的学术论文与研究成果 | 第100页 |