数字化变电站时钟同步模块研究
| 摘要 | 第1-4页 |
| ABSTRACT | 第4-7页 |
| 第一章 绪论 | 第7-13页 |
| ·研究的背景及意义 | 第7-8页 |
| ·数字化变电站简介 | 第7页 |
| ·数字化变电站时钟同步 | 第7-8页 |
| ·时钟同步研究现状 | 第8-12页 |
| ·主要对时方式 | 第8-10页 |
| ·当前对时方式存在的问题 | 第10-11页 |
| ·IEEE1588 精确时间同步协议 | 第11-12页 |
| ·本文的工作 | 第12-13页 |
| 第二章 IEEE1588 协议研究 | 第13-29页 |
| ·PTP 模型 | 第13页 |
| ·同步原理 | 第13-20页 |
| ·典型主从时钟对时原理 | 第15-16页 |
| ·考虑透明时钟的时钟对时原理 | 第16-20页 |
| ·报文格式 | 第20-24页 |
| ·报头及封装 | 第20-22页 |
| ·对时报文 | 第22-24页 |
| ·最佳主时钟算法 BMC | 第24-27页 |
| ·数据集比较算法 | 第25-26页 |
| ·状态决定算法 | 第26-27页 |
| ·协议引擎状态机 | 第27-29页 |
| 第三章 时钟同步模块硬件设计 | 第29-43页 |
| ·设计要求及解决思路 | 第29-31页 |
| ·数字化变电站时钟同步原则 | 第29页 |
| ·OSI 模型 | 第29-30页 |
| ·方案原则 | 第30-31页 |
| ·主要芯片选择 | 第31-36页 |
| ·主控制器 | 第31-32页 |
| ·PHY 芯片选型 | 第32-34页 |
| ·MII 接口 | 第34-36页 |
| ·PCB 板设计 | 第36-41页 |
| ·EP3C25Q240C8 模块 | 第36-37页 |
| ·电源模块 | 第37-38页 |
| ·DP83640 及连接状态显示模块 | 第38页 |
| ·网口设计模块 | 第38-39页 |
| ·下载座设计 | 第39页 |
| ·电源板设计 | 第39-41页 |
| ·PCB 板设计及实物图 | 第41-42页 |
| ·硬件支持 | 第42-43页 |
| 第四章 时钟同步模块软件设计 | 第43-52页 |
| ·主时钟模块搭建 | 第43-44页 |
| ·PTP 收发模块 | 第43页 |
| ·组包模块 | 第43-44页 |
| ·从时钟模块搭建 | 第44-46页 |
| ·PTP 收发模块 | 第44-45页 |
| ·组包及时钟调整模块 | 第45-46页 |
| ·收发程序设计 | 第46-49页 |
| ·事件触发 | 第46页 |
| ·Sync 报文的收发设计 | 第46-48页 |
| ·从时钟调整 | 第48-49页 |
| ·报文的辨析 | 第49-50页 |
| ·同步信号的应用 | 第50-52页 |
| 第五章 测试实验 | 第52-57页 |
| ·功能模块方案设计 | 第52-53页 |
| ·实验结果 | 第53-57页 |
| 第六章 总结与展望 | 第57-58页 |
| 参考文献 | 第58-61页 |
| 发表论文和科研情况说明 | 第61-62页 |
| 致谢 | 第62页 |