摘要 | 第1-7页 |
ABSTRACT | 第7-10页 |
目录 | 第10-13页 |
插图目录 | 第13-15页 |
表格目录 | 第15-16页 |
第1章 绪论 | 第16-28页 |
·课题背景与研究意义 | 第16-21页 |
·进化型硬件的基本概念和特点 | 第16-17页 |
·进化型硬件的原理和研究现状 | 第17-20页 |
·多态电路与自适应系统 | 第20-21页 |
·相关研究工作 | 第21-25页 |
·电路进化设计技术 | 第21-22页 |
·多态逻辑门和完备多态门集 | 第22-23页 |
·多态逻辑电路设计技术 | 第23-25页 |
·本文的主要研究内容和创新之处 | 第25-27页 |
·本文内容的组织安排 | 第27页 |
·本章小结 | 第27-28页 |
第2章 基于逐步降维方法的数字逻辑电路进化设计算法 | 第28-46页 |
·引言 | 第28页 |
·基于逐步降维的数字逻辑电路进化设计方法 | 第28-34页 |
·CGP模型简介 | 第29页 |
·SDR的基本原理 | 第29-31页 |
·染色体表示方式 | 第31页 |
·适应度评估方法 | 第31-32页 |
·算法描述 | 第32-34页 |
·实验验证和讨论 | 第34-38页 |
·实验配置 | 第34页 |
·算法性能的评价标准 | 第34-35页 |
·奇偶校验器的实验结果 | 第35-36页 |
·乘法器和MCNC库中一些电路的实验结果 | 第36-37页 |
·讨论 | 第37-38页 |
·扩展的逐步降维方法 | 第38-44页 |
·基本原理 | 第38-40页 |
·示例 | 第40-41页 |
·算法描述 | 第41-42页 |
·实验结果及讨论 | 第42-44页 |
·本章小结 | 第44-46页 |
第3章 基于二叉分解的多态逻辑电路设计方法 | 第46-60页 |
·相关工作介绍 | 第46-47页 |
·多态门和多态逻辑电路进化设计方法简介 | 第46-47页 |
·BDD和多路选择器方法用于设计多态电路 | 第47页 |
·二叉分解方法介绍 | 第47-48页 |
·基于二叉分解的多态逻辑电路设计方法 | 第48-56页 |
·多态二叉分解和多态逻辑电路设计方法 | 第49-54页 |
·基于二叉分解和门替换原则的多态逻辑电路设计方法 | 第54-56页 |
·实验结果 | 第56-57页 |
·讨论 | 第57-58页 |
·本章小结 | 第58-60页 |
第4章 多态逻辑门集的完备性研究 | 第60-78页 |
·引言 | 第60-61页 |
·完备多态门集的定义 | 第61-62页 |
·Logic-1和Logic-0对多态门集完备性的影响 | 第62-65页 |
·回顾文献[97]中完备多态门集的例子 | 第63页 |
·Logic-1和Logic-0的影响 | 第63-64页 |
·两种类型的完备多态门集 | 第64-65页 |
·本章符号定义 | 第65-67页 |
·两态门集的完备性理论和判定算法 | 第67-73页 |
·基于多态选择器的完备两态逻辑门集定义 | 第67-68页 |
·两态逻辑门集完备的充分和必要条件 | 第68-69页 |
·判定两态逻辑门集完备性的Forwarding算法 | 第69-71页 |
·判定两态逻辑门集完备性的Backtracking算法 | 第71-73页 |
·多态逻辑门集的完备性理论和判定算法 | 第73-76页 |
·多态逻辑门集完备性理论 | 第73-74页 |
·用于判定多态逻辑门集完备性的算法 | 第74-76页 |
·算法复杂度分析 | 第76页 |
·讨论 | 第76-77页 |
·本章小结 | 第77-78页 |
第5章 判断多态逻辑门集完备性的直观算法 | 第78-100页 |
·引言 | 第78-79页 |
·判断两态逻辑门集完备性的直观方法 | 第79-87页 |
·方法介绍 | 第79-84页 |
·示例 | 第84-87页 |
·直观方法正确性的证明 | 第87-90页 |
·判断多态逻辑门集完备性的直观方法 | 第90-98页 |
·多态逻辑门集完备性判定方法 | 第90-93页 |
·示例 | 第93-95页 |
·多态门集完备性判定方法的正确性证明 | 第95-98页 |
·讨论 | 第98-99页 |
·本章小结 | 第99-100页 |
第6章 总结与展望 | 第100-102页 |
参考文献 | 第102-112页 |
附录 | 第112-118页 |
致谢 | 第118-120页 |
在读期间发表的论文和参加的科研项目 | 第120-122页 |
作者简历 | 第122页 |