跳扩频系统数据链路层相关技术的研究与实现
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 概述 | 第11-18页 |
·引言 | 第11页 |
·课题的背景 | 第11-16页 |
·卫星通信技术 | 第11-13页 |
·软件无线电技术 | 第13-14页 |
·航天测控系统 | 第14-16页 |
·课题研究内容与论文结构介绍 | 第16-18页 |
第二章 跳扩频通信系统的架构 | 第18-28页 |
·系统总体介绍及功能特性 | 第18-20页 |
·系统总体介绍 | 第19页 |
·系统功能特性 | 第19-20页 |
·系统详细方案研究 | 第20-27页 |
·硬件平台设计介绍 | 第20-23页 |
·信号体制设计介绍 | 第23-24页 |
·信号接收设计介绍 | 第24-26页 |
·系统设计流程及工具介绍 | 第26-27页 |
·本章小结 | 第27-28页 |
第三章 系统相关关键技术的研究 | 第28-40页 |
·信号实时仿真技术 | 第28-31页 |
·高精度多普勒动态实现技术 | 第28-30页 |
·码相位精确延时技术 | 第30-31页 |
·信号粗捕获技术 | 第31-33页 |
·滑动相关法 | 第31页 |
·匹配滤波法 | 第31-32页 |
·基于FFT的伪码捕获法 | 第32-33页 |
·信号跟踪同步技术 | 第33-34页 |
·延迟锁定环 | 第33-34页 |
·τ抖动环 | 第34页 |
·比特同步技术 | 第34-35页 |
·信道编码技术 | 第35-39页 |
·RS码的编译码 | 第36-37页 |
·交织与解交织 | 第37页 |
·卷积码的编译码 | 第37-39页 |
·本章小结 | 第39-40页 |
第四章 信号接收的FPGA设计与实现 | 第40-63页 |
·锁相接收的载波跟踪环路原理 | 第40-43页 |
·跟踪环路的FPGA设计 | 第43-50页 |
·基于DDFS的数字下变频器 | 第43-45页 |
·鉴相器与环路滤波器的FPGA实现 | 第45-50页 |
·跟踪环路与比特环路的结合 | 第50-51页 |
·改进的同步算法及其FPGA实现 | 第51-54页 |
·一种基于2阶延迟锁相环的比特同步 | 第51-53页 |
·一种用于跳频的比特同步 | 第53-54页 |
·帧同步检出和基于可重构计算的FPGA帧同步器 | 第54-62页 |
·帧同步检出原理 | 第54-56页 |
·关于各项参数的设计 | 第56-59页 |
·帧同步器实现与仿真结果 | 第59-62页 |
·本章小结 | 第62-63页 |
第五章 系统仿真与性能分析 | 第63-68页 |
·上位机显控界面 | 第63页 |
·信号频谱分析 | 第63-64页 |
·采集数据分析 | 第64-65页 |
·解调后频谱分析 | 第65-66页 |
·解出信息分析 | 第66-67页 |
·系统性能 | 第67-68页 |
第六章 结论与展望 | 第68-70页 |
·系统实测分析 | 第68页 |
·总结与展望 | 第68-70页 |
参考文献 | 第70-72页 |
致谢 | 第72页 |