| 摘要 | 第1-9页 |
| ABSTRACT | 第9-10页 |
| 第一章 绪论 | 第10-15页 |
| ·论文研究的研究背景和意义 | 第11-12页 |
| ·国内外研究现状 | 第12-14页 |
| ·论文的主要内容与章节安排 | 第14-15页 |
| 第二章 技术背景 | 第15-32页 |
| ·SOC的历史和发展 | 第15-17页 |
| ·基于IP核复用的片上系统(SOC)的设计流程 | 第17-22页 |
| ·片上系统(SOC)的发展方向 | 第22页 |
| ·图像压缩的基本概念 | 第22-27页 |
| ·JPEG标准概述 | 第22-23页 |
| ·JPEG文件才存储格式简介 | 第23-25页 |
| ·帧场和色彩空间的基本概念 | 第25-26页 |
| ·色度空间 | 第26页 |
| ·YCbCr的采样格式 | 第26-27页 |
| ·JPEG编码IP核各模块功能简介 | 第27-32页 |
| ·色彩空间的变换和采样模块 | 第28页 |
| ·DCT压缩模块 | 第28-29页 |
| ·量化和Zig-Zag变换模块 | 第29-30页 |
| ·熵编码模块 | 第30-32页 |
| 第三章 MJPEG视频编解码系统的结构设计 | 第32-45页 |
| ·系统开发平台 | 第32-38页 |
| ·Xilinx公司FPGA开发器件简介 | 第32-34页 |
| ·Spartan类产品简介 | 第32-33页 |
| ·Vitrex类产品简介 | 第33-34页 |
| ·MJPEG编解码系统的硬件开发平台简介 | 第34-38页 |
| ·系统的基本技术特征 | 第34-35页 |
| ·系统硬件平台 | 第35-38页 |
| ·MJPEG视频编解码系统的SOC设计 | 第38-45页 |
| ·Microblaze 32位嵌入式处理器 | 第40-41页 |
| ·视频采集输入端口 | 第41-43页 |
| ·SDRAM存储器 | 第43页 |
| ·JTAG和UART接口 | 第43-45页 |
| 第四章 基于SOC的MJPEG视频编解码系统的仿真和验证 | 第45-61页 |
| ·XILINX的XPS和SDK开发环境 | 第45-48页 |
| ·XPS的用户界面和文件结构 | 第45-46页 |
| ·XPS的主要窗口和菜单 | 第46-48页 |
| ·MJPEG视频编解码的EDK设计 | 第48-55页 |
| ·EDK的设计流程 | 第48-49页 |
| ·MJPEG视频编解码系统的Microblaze创建 | 第49-55页 |
| ·创建系统硬件的基本结构 | 第49-50页 |
| ·定制和添加IP核 | 第50-55页 |
| ·MJPEG视频编解码系统的仿真和调试 | 第55-61页 |
| ·使用Modelsim工具仿真嵌入式设计 | 第55-56页 |
| ·Testbench简介 | 第56-57页 |
| ·MJPEG视频编解码系统的仿真 | 第57-61页 |
| 第五章 总结与展望 | 第61-63页 |
| ·本文的工作总结 | 第61页 |
| ·今后工作的展望 | 第61-63页 |
| 参考文献 | 第63-69页 |
| 致谢 | 第69-70页 |
| 攻读硕士学位期间科研成果及参与项目 | 第70-71页 |
| 学位论文评阅及答辩情况表 | 第71页 |