| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 1 绪论 | 第9-14页 |
| ·课题的研究背景与意义 | 第9-10页 |
| ·一体化智能单元的概念 | 第10-11页 |
| ·一体化智能单元研究现状 | 第11-12页 |
| ·论文研究工作及主要内容 | 第12-14页 |
| 2 系统总体方案研究与设计 | 第14-37页 |
| ·系统设计要求 | 第14页 |
| ·系统总体工作流程 | 第14-15页 |
| ·系统总体架构分析与设计 | 第15-22页 |
| ·基于单片机实现一体化智能单元 | 第16页 |
| ·基于DSP实现一体化智能单元 | 第16-17页 |
| ·基于FPGA实现一体化智能单元 | 第17-20页 |
| ·基于FPGA+ARM实现一体化智能单元 | 第20-21页 |
| ·基于FPGA+DSP实现一体化智能单元 | 第21-22页 |
| ·主要器件选型 | 第22-25页 |
| ·DSP芯片选型 | 第22-23页 |
| ·FPGA芯片选型 | 第23-25页 |
| ·系统总体设计 | 第25-36页 |
| ·硬件总体设计 | 第25-29页 |
| ·系统软件功能模型 | 第29-36页 |
| ·本章小结 | 第36-37页 |
| 3 核心电路板硬件设计 | 第37-60页 |
| ·系统整体硬件规划设计 | 第37-38页 |
| ·核心电路板顶层原理图设计 | 第38页 |
| ·ADSP-BF518F芯片外设资源分配 | 第38-40页 |
| ·ADSP-BF518F芯片的存储器体系结构 | 第39-40页 |
| ·ADSP-BF518F芯片的外部存储器空间分配 | 第40页 |
| ·ADSP-BF518F芯片与SDRAM接口电路设计 | 第40-41页 |
| ·ADSP-BF518F芯片与NOR FLASH接口电路设计 | 第41-43页 |
| ·ADSP-BF518F与NOR Flash接口电路 | 第41-42页 |
| ·NOR Flash芯片高位地址信号生成逻辑电路设计 | 第42-43页 |
| ·系统总线控制单元电路设计 | 第43-44页 |
| ·ADSP-BF518F芯片与FPGA接口电路设计 | 第44-45页 |
| ·铁电存储器FRAM接口电路设计 | 第45-46页 |
| ·NAND FLASH接口电路设计 | 第46-47页 |
| ·DSP与FPGA的配置接口电路设计 | 第47-49页 |
| ·ADSP-BF518F芯片的JTAG仿真器接口设计 | 第47-48页 |
| ·FPGA EP1C6Q240I7N芯片的混合配置方案电路设计 | 第48-49页 |
| ·系统掉电检测、看门狗及复位电路设计 | 第49-50页 |
| ·频率捕获单元电路设计 | 第50-51页 |
| ·时钟电路设计 | 第51-52页 |
| ·DSP输入时钟电路设计 | 第51页 |
| ·DSP实时时钟RTC电路设计 | 第51-52页 |
| ·FPGA时钟电路设计 | 第52页 |
| ·核心电路板电源设计 | 第52-55页 |
| ·核心电路板PCB设计 | 第55-59页 |
| ·本章小结 | 第59-60页 |
| 4 核心电路板软件设计 | 第60-73页 |
| ·系统资源分配 | 第60-63页 |
| ·资源分配策略 | 第60页 |
| ·各控制寄存器地址规划 | 第60-61页 |
| ·各控制寄存器说明 | 第61-63页 |
| ·DSP芯片片上运行程序设计 | 第63-69页 |
| ·SDRAM初始化 | 第64-65页 |
| ·NOR FLASH驱动程序设计 | 第65-66页 |
| ·FPGA驱动程序设计 | 第66-67页 |
| ·FRAM驱动程序设计 | 第67-68页 |
| ·NAND FLASH驱动程序设计 | 第68-69页 |
| ·FPGA芯片片上运行程序设计 | 第69-72页 |
| ·FPGA初始化配置程序设计 | 第69-70页 |
| ·FRAM控制程序设计 | 第70-71页 |
| ·NAND FLASH控制程序设计 | 第71-72页 |
| ·本章小结 | 第72-73页 |
| 5 核心电路板硬件单元测试 | 第73-85页 |
| ·测试目的及测试工具软件介绍 | 第73-74页 |
| ·DSP单独测试 | 第74-75页 |
| ·DSP JTAG接口测试 | 第74页 |
| ·DSP运行测试 | 第74-75页 |
| ·FPGA单独测试 | 第75-77页 |
| ·FPGA JTAG接口测试 | 第75-76页 |
| ·FPGAAS接口测试 | 第76-77页 |
| ·DSP对外部存储器访问测试 | 第77-80页 |
| ·DSP对SDRAM读写测试 | 第77页 |
| ·DSP对NOR Flash读写测试 | 第77-80页 |
| ·DSP与FPGA联合测试 | 第80-84页 |
| ·DSP对FPGA内部各寄存器工作状态测试 | 第80-83页 |
| ·DSP对FRAM读写测试 | 第83页 |
| ·DSP对NAND Flash读写测试 | 第83-84页 |
| ·本章小结 | 第84-85页 |
| 6 总结与展望 | 第85-87页 |
| 致谢 | 第87-88页 |
| 参考文献 | 第88-91页 |
| 附录A | 第91-96页 |
| 附录B | 第96-100页 |
| 附录C | 第100页 |