高速跳频通信系统保密技术研究
摘要 | 第1-5页 |
ABSTRACT | 第5-9页 |
第一章 概述 | 第9-14页 |
·项目研究背景 | 第9页 |
·国内外研究现状 | 第9-14页 |
·国外研究现状 | 第10-12页 |
·国内研究现状 | 第12-14页 |
第二章 高速跳频系统保密相关技术 | 第14-25页 |
·密码学基础 | 第14-20页 |
·对称密码技术 | 第15-19页 |
·公钥密码体制 | 第19-20页 |
·密钥管理的基本原则 | 第20页 |
·FPGA设计与应用 | 第20-23页 |
·嵌入式系统的特点 | 第23-25页 |
第三章 高速跳频系统保密方案设计 | 第25-58页 |
·总体原理架构 | 第25-26页 |
·硬件设计 | 第26-27页 |
·最小核心系统设计 | 第27-39页 |
·处理器的选择 | 第28-30页 |
·主处理器模块具体设计 | 第30-32页 |
·SDRAM的选择 | 第32-33页 |
·NAND FLASH模块设计 | 第33-39页 |
·用户接口扩展模块设计 | 第39-50页 |
·接口扩展芯片选择 | 第39页 |
·接口扩展模块具体实现 | 第39-46页 |
·接口扩展模块功能软件设计 | 第46-50页 |
·FPGA的选择 | 第50页 |
·软件设计 | 第50-53页 |
·系统调试 | 第53-57页 |
·JTAG调试接口说明 | 第54-55页 |
·调试软件 | 第55-57页 |
·本章小结 | 第57-58页 |
第四章 参数管理设计 | 第58-63页 |
·设计思想 | 第58页 |
·管理模型 | 第58-59页 |
·参数管理 | 第59-60页 |
·参数分发设计 | 第60-61页 |
·参数分发安全性设计 | 第61-63页 |
第五章 密码同步设计 | 第63-65页 |
·设计思想 | 第63页 |
·设计方法 | 第63-65页 |
第六章 身份认证设计 | 第65-67页 |
·设计思想 | 第65页 |
·设计方法 | 第65-67页 |
第七章 结论 | 第67-68页 |
致谢 | 第68-69页 |
参考文献 | 第69-71页 |