自适应多路串行冗余总线协议架构与仿真平台设计
| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第1章 引言 | 第8-16页 |
| ·本课题研究背景及意义 | 第8-10页 |
| ·AMSR总线的特点及设计目标 | 第10-11页 |
| ·国内外研究现状 | 第11-13页 |
| ·工作内容说明及论文章节安排 | 第13-16页 |
| 第2章 AMSR总线接口协议架构设计 | 第16-30页 |
| ·接口协议架构设计思想 | 第16页 |
| ·接口功能及指标 | 第16-20页 |
| ·接口协议框架设计 | 第20-28页 |
| ·功能框图 | 第20-21页 |
| ·模块功能描述 | 第21-23页 |
| ·包格式定义 | 第23-25页 |
| ·工作模式设计 | 第25-28页 |
| ·本章小结 | 第28-30页 |
| 第3章 AMSR总线关键技术研究与设计 | 第30-46页 |
| ·物理层设计 | 第30-31页 |
| ·数据链路层差错控制设计 | 第31-41页 |
| ·差错控制方法研究 | 第31-35页 |
| ·校验码编码与校验设计 | 第35-38页 |
| ·重发功能的设计 | 第38-41页 |
| ·自适应分流功能设计 | 第41-44页 |
| ·本章小结 | 第44-46页 |
| 第4章 硬件仿真平台设计与实现 | 第46-58页 |
| ·FPGA的选择 | 第46-47页 |
| ·硬件平台的方案设计 | 第47-48页 |
| ·电源设计 | 第48-50页 |
| ·PCI EXPRESS接口电路设计 | 第50-51页 |
| ·差分走线设计 | 第51-53页 |
| ·去耦滤波设计 | 第53-54页 |
| ·可测试性设计 | 第54-55页 |
| ·PCB布局布线的注意事项 | 第55-56页 |
| ·本章小结 | 第56-58页 |
| 第5章 协议基本传输模块功能测试 | 第58-64页 |
| ·物理层数据传输逻辑模块测试 | 第58-59页 |
| ·CRC编码与校验逻辑模块测试 | 第59-61页 |
| ·重发功能逻辑模块测试 | 第61-62页 |
| ·数据分流功能逻辑模块测试 | 第62-63页 |
| ·小结 | 第63-64页 |
| 第6章 结论 | 第64-66页 |
| ·总结 | 第64页 |
| ·展望 | 第64-66页 |
| 附录1 硬件平台电路PCB版图 | 第66-67页 |
| 附录2 硬件仿真平台实物图 | 第67-68页 |
| 参考文献 | 第68-72页 |
| 攻读硕士期间发表的论文及所取得的研究成果 | 第72-74页 |
| 致谢 | 第74页 |