DVB-S中RS译码器与卷积码同步器的设计与实现
| 摘要 | 第1-7页 |
| ABSTRACT | 第7-10页 |
| 第1章 引言 | 第10-13页 |
| ·概述 | 第10-11页 |
| ·研究过程及结果 | 第11页 |
| ·文章安排 | 第11-13页 |
| 第2章 REED-SOLOMON译码 | 第13-66页 |
| ·RS码简介 | 第13页 |
| ·REED-SOLOMON码一般译码算法 | 第13-18页 |
| ·RS码的迭代译码 | 第18-25页 |
| ·BM算法 | 第18-23页 |
| ·Euclide算法 | 第23-25页 |
| ·计算错误值及位置 | 第25-30页 |
| ·Forney算法计算错误值 | 第25-27页 |
| ·计算错误位置 | 第27-28页 |
| ·频域算法计算错误值 | 第28-30页 |
| ·译码算法的硬件实现 | 第30-47页 |
| ·基本运算单元结构 | 第30-37页 |
| ·总体设计 | 第37-39页 |
| ·伴随式计算 | 第39-40页 |
| ·欧几里德迭代译码 | 第40-43页 |
| ·Forney算法求错误值 | 第43-45页 |
| ·FIFO的设计 | 第45-47页 |
| ·功能验证 | 第47-48页 |
| ·面向综合的设计技巧 | 第48-51页 |
| ·面积优化的设计技巧 | 第48-49页 |
| ·速度优化的设计技巧 | 第49-51页 |
| ·面向测试的设计技巧 | 第51-56页 |
| ·主流技术 | 第52-54页 |
| ·面向测试的设计技巧 | 第54-56页 |
| ·ASIC设计的前端设计 | 第56-66页 |
| 第3章 卷积码节点同步 | 第66-77页 |
| ·简述 | 第66页 |
| ·算法介绍 | 第66-72页 |
| ·检测方案 | 第72-74页 |
| ·仿真结果 | 第74-76页 |
| ·硬件实现 | 第76-77页 |
| 第4章 总结与展望 | 第77-78页 |
| 致谢 | 第78-79页 |
| 参考文献 | 第79-81页 |
| 个人简历 在读期间发表的学术论文与研究成果 | 第81页 |