| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-15页 |
| ·无线局域网标准 | 第7-10页 |
| ·无线局域网技术发展趋势 | 第10-11页 |
| ·1EEE 802.11a和HiperLAN/2系统比较 | 第11-12页 |
| ·无线局域网同步技术简介 | 第12-13页 |
| ·本文的主要工作 | 第13-15页 |
| 第二章 无线信道与同步误差分析 | 第15-23页 |
| ·无线信道特征 | 第15-18页 |
| ·室内无线信号传播环境 | 第15-17页 |
| ·本文中用到的信道模型 | 第17-18页 |
| ·同步误差分析 | 第18-23页 |
| ·帧同步误差 | 第19页 |
| ·载波频偏误差 | 第19-20页 |
| ·符号定时误差 | 第20-21页 |
| ·其他同步误差 | 第21-23页 |
| 第三章 IEEE 802.11a时域同步算法分析和仿真 | 第23-45页 |
| ·1EEE 802.11a物理层参数 | 第23-25页 |
| ·帧同步 | 第25-33页 |
| ·帧同步原理 | 第26-28页 |
| ·基于实虚置换性质的帧同步算法 | 第28-33页 |
| ·载波频偏估计 | 第33-36页 |
| ·符号定时 | 第36-43页 |
| ·符号定时算法 | 第36-38页 |
| ·改进的符号同步算法 | 第38-41页 |
| ·其他符号同步算法 | 第41-43页 |
| ·小结 | 第43-45页 |
| 第四章 HiperLAN/2系统时域同步技术 | 第45-55页 |
| ·HiperLAN/2物理层参数 | 第45-48页 |
| ·HiperLAN/2中的定时估计 | 第48-50页 |
| ·载波频偏估计 | 第50-51页 |
| ·改进的帧同步和载波频偏估计算法 | 第51-53页 |
| ·小结 | 第53-55页 |
| 第五章 IEEE 802.11a时域同步FPGA电路实现 | 第55-65页 |
| ·Altera可编程逻辑器件 | 第55-56页 |
| ·Stratix系列器件 | 第55页 |
| ·Altera器件开发系统 | 第55-56页 |
| ·时域同步电路设计 | 第56-60页 |
| ·延迟相关估计单元 | 第57-59页 |
| ·频偏校正单元 | 第59页 |
| ·符号定时调整单元 | 第59-60页 |
| ·64点基2流水线DIT-FFT运算单元 | 第60-65页 |
| 第六章 结束语 | 第65-67页 |
| 致谢 | 第67-69页 |
| 参考文献 | 第69-73页 |
| 附录A | 第73-75页 |
| 作者在读期间的成果 | 第75页 |