| 第一章 绪论 | 第1-19页 |
| ·扩频通信技术概述 | 第12-17页 |
| ·扩频通信的产生 | 第12-13页 |
| ·扩频通信的发展史 | 第13-15页 |
| ·扩频通信的发展现状 | 第15-17页 |
| ·本论文的主要研究内容 | 第17-19页 |
| ·研究背景 | 第17页 |
| ·研究的目的和意义 | 第17-18页 |
| ·本课题的主要工作 | 第18-19页 |
| 第二章 扩频通信的基本理论及对同步的要求 | 第19-29页 |
| ·从信息论角度看扩频通信 | 第19-20页 |
| ·扩频通信的基本理论 | 第20-23页 |
| ·扩频通信的概念 | 第20-21页 |
| ·扩频通信的基本参数 | 第21-23页 |
| ·直接序列扩频系统对同步的要求 | 第23-28页 |
| ·同步不稳定因素分析 | 第23-24页 |
| ·伪随机码与同步的关系 | 第24-28页 |
| ·本章小结 | 第28-29页 |
| 第三章 PN码同步问题的研究和改进方法的提出 | 第29-40页 |
| ·同步问题的提出 | 第29页 |
| ·扩频通信中 PN码的捕获方法 | 第29-38页 |
| ·常用的快速捕获方法 | 第29-37页 |
| ·其它捕获方法 | 第37页 |
| ·目前实际应用的捕获方法举例 | 第37-38页 |
| ·串并结合捕获法的改进 | 第38-39页 |
| ·改进的串并结合双级捕获法的提出 | 第38-39页 |
| ·本章小结 | 第39-40页 |
| 第四章 PN码串并结合快速捕获方法的改进和性能分析 | 第40-54页 |
| ·PN码串并结合快速捕获方法的改进 | 第40-45页 |
| ·数字差动匹配滤波器技术(DDMF)在该方法中的应用 | 第40-42页 |
| ·改进的串并结合捕获系统结构设计 | 第42-45页 |
| ·捕获系统性能分析 | 第45-53页 |
| ·平均捕获时间的公式推导 | 第45-46页 |
| ·检测概率和虚警概率的计算 | 第46-48页 |
| ·性能分析及计算 | 第48-53页 |
| ·本章小结 | 第53-54页 |
| 第五章 快速捕获系统的数字化实现设计 | 第54-79页 |
| ·系统总体方案设计 | 第54页 |
| ·器件选型 | 第54-60页 |
| ·复杂可编程逻辑器件(CPLD) | 第55-57页 |
| ·数字信号处理器DSP | 第57-60页 |
| ·各部分电路设计 | 第60-64页 |
| ·电源单元 | 第60-62页 |
| ·DSP与FLASH接口电路 | 第62页 |
| ·DSP与16C550接口电路 | 第62-64页 |
| ·DSP与CPLD接口电路 | 第64页 |
| ·用CPLD产生M序列 | 第64-67页 |
| ·接收端模块的具体实现 | 第67-77页 |
| ·前端处理模块 | 第67-70页 |
| ·匹配滤波器的实现 | 第70-74页 |
| ·后级的相关峰处理 | 第74-75页 |
| ·接收端模块DSP实现的功能 | 第75-77页 |
| ·本章小结 | 第77-79页 |
| 结论 | 第79-81页 |
| 附录 论文相关专业缩略语 | 第81-83页 |
| 参考文献 | 第83-87页 |
| 攻读硕士学位期间所发表的论文 | 第87-88页 |
| 致谢 | 第88页 |