基于FPGA的FIR数字滤波器的设计和实现
| 摘要 | 第1-4页 |
| Abstract | 第4-5页 |
| 目录 | 第5-7页 |
| 第一章 绪论 | 第7-11页 |
| ·本课题的研究意义 | 第7页 |
| ·国内外研究现状 | 第7-9页 |
| ·研究思路 | 第9-10页 |
| ·本论文所做的主要工作 | 第10-11页 |
| 第二章 FIR数字滤波器及其设计方法 | 第11-23页 |
| ·FIR数字滤波器基础 | 第11-17页 |
| ·FIR数字滤波器的基本结构 | 第12-15页 |
| ·FIR数字滤波器的设计 | 第15-17页 |
| ·FIR数字滤波器的硬件实现方法及其改进 | 第17-23页 |
| ·分布式算法基础 | 第17-19页 |
| ·硬件实现改进的DA解决方案 | 第19-23页 |
| 第三章 EDA技术和可编程逻辑器件 | 第23-31页 |
| ·电子设计自动化EDA技术 | 第23-24页 |
| ·可编程逻辑器件 | 第24-28页 |
| ·可编程逻辑器件简介 | 第25页 |
| ·使用FPGA器件进行开发的优点 | 第25-27页 |
| ·FPGA设计的开发流程 | 第27-28页 |
| ·硬件描述语言VHDL及数字系统设计方法 | 第28-31页 |
| ·硬件描述语言VHDL简介 | 第28-29页 |
| ·利用硬件描述语言VHDL设计数字系统 | 第29-31页 |
| 第四章 基于FPGA的FIR滤波器硬件实现 | 第31-66页 |
| ·器件介绍和系统开发环境 | 第31-34页 |
| ·VIRTEX-Ⅱ系列器件结构及特点 | 第31-33页 |
| ·开发工具简介 | 第33-34页 |
| ·并行FIR数字滤波器的硬件实现 | 第34-46页 |
| ·并行结构的改进 | 第35-36页 |
| ·模块的划分 | 第36-37页 |
| ·各模块具体功能的实现 | 第37-44页 |
| ·并行FIR滤波器的流水线设计 | 第44-45页 |
| ·并行FIR滤波器的扩展应用 | 第45-46页 |
| ·小结 | 第46页 |
| ·串行FIR数字滤波器的硬件实现 | 第46-55页 |
| ·设计思想与实现 | 第46-47页 |
| ·各模块具体功能的设计实现 | 第47-54页 |
| ·FIR滤波器串行方式实现的系统分析 | 第54页 |
| ·串行FIR滤波器的扩展应用 | 第54-55页 |
| ·小结 | 第55页 |
| ·综合与仿真验证 | 第55-64页 |
| ·线性FIR滤波器并行方式的综合与仿真 | 第55-61页 |
| ·线性FIR滤波器串行方式的综合与仿真 | 第61-64页 |
| ·FIR滤波器的数据分析 | 第64-66页 |
| 第五章 总结与展望 | 第66-67页 |
| 参考文献 | 第67-69页 |
| 硕士期间参与的科研工作和发表的论文 | 第69-70页 |
| 致谢 | 第70-71页 |
| 西北工业大学 学位论文知识产权声明书 | 第71页 |
| 西北工业大学 学位论文原创性声明 | 第71页 |