| 摘 要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-10页 |
| ·论文背景 | 第7-8页 |
| ·本文主要内容 | 第8-10页 |
| 第二章 现有接收机的性能分析 | 第10-32页 |
| ·陆地无线移动环境 | 第10-13页 |
| ·陆地无线移动信道的特点 | 第10页 |
| ·多径衰落信道 | 第10-12页 |
| ·频率选择性信道的数学模型 | 第12-13页 |
| ·多径衰落信道中的接收技术 | 第13-14页 |
| ·分集技术 | 第13页 |
| ·信道均衡 | 第13-14页 |
| ·CDMA系统使用的接收机 | 第14-24页 |
| ·RAKE接收的基本原理和结构 | 第15-18页 |
| ·应用于CDMA系统中的均衡器技术 | 第18-22页 |
| ·导频干扰抵消技术 | 第22-24页 |
| ·接收机性能分析 | 第24-31页 |
| ·仿真平台 | 第24-25页 |
| ·仿真条件 | 第25-26页 |
| ·仿真结果及其分析 | 第26-31页 |
| 本章小节 | 第31-32页 |
| 第三章 主从均衡器接收机 | 第32-56页 |
| ·主从均衡器接收机的提出 | 第32-40页 |
| ·采用信道均衡技术的缺点 | 第32-34页 |
| ·均衡器和RAKE接收机的并行结构 | 第34-37页 |
| ·重构导频的均衡器工作方式 | 第37-39页 |
| ·带导频干扰抵消的主从均衡器接收机 | 第39-40页 |
| ·主从均衡器接收机结构划分和参数选择 | 第40-42页 |
| ·主从均衡器接收机的结构划分 | 第40-41页 |
| ·主从均衡器接收机的参数选择 | 第41-42页 |
| ·主从均衡器接收机性能分析 | 第42-45页 |
| ·分数间隔主从均衡器接收机 | 第45-51页 |
| ·分数间隔均衡器的引入 | 第45-46页 |
| ·分数间隔均衡器简介 | 第46-48页 |
| ·性能分析 | 第48-51页 |
| ·宏分集下的主从均衡器接收机 | 第51-55页 |
| ·宏分集下的接收机结构 | 第51-53页 |
| ·宏分集下的接收机性能 | 第53-55页 |
| 本章小节 | 第55-56页 |
| 第四章 信道估计与均衡器 | 第56-64页 |
| ·信道估计器对接收机性能的影响 | 第56-57页 |
| ·采用IIR滤波器结构的信道估计 | 第57-58页 |
| ·带车速估计的自适应信道估计器 | 第58-61页 |
| ·带记忆效应的选径方案 | 第61-62页 |
| 本章小节 | 第62-64页 |
| 第五章 CDMA2000标准中Turbo译码器的FPGA实现 | 第64-83页 |
| ·Turbo码译码算法简介 | 第64页 |
| ·Turbo译码器的改进结构 | 第64-74页 |
| ·Mix-Log-MAP算法的提出 | 第65-69页 |
| ·输入数据及外附信息的压缩存储 | 第69-70页 |
| ·针对CMDA2000的改进 | 第70-74页 |
| ·改进后的译码器实现结构 | 第74页 |
| ·CDMA2000Turbo码译码方案的比较 | 第74-77页 |
| ·性能比较 | 第75页 |
| ·存储器资源比较 | 第75页 |
| ·译码速率比较 | 第75-76页 |
| ·对输入数据要求的比较 | 第76-77页 |
| ·译码方案的选择 | 第77页 |
| ·模块划分 | 第77-80页 |
| ·主控状态机 | 第78页 |
| ·DEC模块 | 第78-80页 |
| ·译码结果处理模块 | 第80页 |
| ·Turbo译码器设计实现结果 | 第80-81页 |
| ·特性介绍 | 第80-81页 |
| ·测试说明 | 第81页 |
| 本章小节 | 第81-83页 |
| 结 论 | 第83-84页 |
| 本文总结 | 第83页 |
| 进一步的工作 | 第83-84页 |
| 致 谢 | 第84-85页 |
| 参考文献 | 第85-88页 |
| 作者攻读硕士学位期间发表的论文 | 第88页 |