第一章 引言 | 第1-14页 |
1.1 国内外数字存储示波器发展概述及其特点 | 第8-10页 |
1.2 便携式数字存储示波表的发展现状 | 第10-11页 |
1.3 本论文的主要工作 | 第11-13页 |
1.4 课题来源 | 第13-14页 |
第二章 示波表系统结构 | 第14-23页 |
2.1 常用实时信号处理系统结构 | 第14-17页 |
2.1.1 信号处理系统的类型与常用处理机结构 | 第14-15页 |
2.1.2 DSP+ASIC结构 | 第15-16页 |
2.1.3 线性流水阵列结构 | 第16-17页 |
2.2 示波表系统实现方案 | 第17-23页 |
2.2.1 示波表系统总体结构 | 第17-18页 |
2.2.2 输入通道 | 第18页 |
2.2.3 DSP信号处理流程 | 第18-20页 |
2.2.3 DSP与FPGA通信协议 | 第20-22页 |
2.2.4 FPGA模块功能定义 | 第22-23页 |
第三章 示波表系统硬件平台的构建 | 第23-35页 |
3.1 输入通道 | 第23-24页 |
3.2 触发电路的设计 | 第24-25页 |
3.2.1 触发信号的产生 | 第24-25页 |
3.2.2 触发时间的控制 | 第25页 |
3.3 信号采样电路及预处理 | 第25-29页 |
3.3.1 取样基本原理 | 第25-28页 |
3.2.2 信号采样电路设计 | 第28-29页 |
3.4 主处理器的物理实现——DSP56805 | 第29-31页 |
3.5 外围控制器的物理实现——XC2S50PQ208 | 第31-35页 |
第四章 示波表外围控制器的FPGA实现 | 第35-68页 |
4.1 频率/周期测量模块 | 第35-42页 |
4.1.1 时频测量的特点 | 第35-36页 |
4.1.2 测量频率的方案选择 | 第36-37页 |
·电子计数法测频/测周原理 | 第37-38页 |
·频率/周期测量模块的FPGA实现 | 第38-39页 |
4.1.5 频率/周期测量模块实现结果及误差分析 | 第39-42页 |
4.2 数据采集控制器模块 | 第42-50页 |
4.2.1 A/D采样控制器 | 第43-47页 |
4.2.2 FIFO采样控制器 | 第47-50页 |
4.3 FIFO(先进先出存储器) | 第50-59页 |
4.3.1 FIFO实现方案选择 | 第50-52页 |
4.3.2 FIFO(先进先出存储器)的工作方式 | 第52-54页 |
4.3.3 FIFO(先进先出存储器)的FPGA实现 | 第54-56页 |
4.3.4 FIFO实现算法优化 | 第56-59页 |
4.3.5 FIFO(先进先出存储器)实现结果评析 | 第59页 |
4.4 LCD显示控制模块 | 第59-65页 |
4.4.1 LCD显示器特征及驱动原理 | 第59-61页 |
4.4.2 显示缓存区存储介质的选择 | 第61-62页 |
4.4.2 LCD驱动器的FPGA实现 | 第62-64页 |
4.4.4 LCD显示方案评析 | 第64-65页 |
4.5 总线仲裁模块 | 第65-68页 |
4.5.1 DSP56805外部总线读写时序 | 第65-66页 |
4.5.2 总线仲裁的FPGA实现方案 | 第66页 |
4.5.3 小结 | 第66-68页 |
第五章 外围控制器系统测试 | 第68-72页 |
5.1 系统测试环境 | 第69页 |
5.2 FIFO测试 | 第69-70页 |
5.3 LCD驱动测试 | 第70页 |
5.4 测频部分测试 | 第70-71页 |
5.5 总线仲裁单元的测试 | 第71-72页 |
第六章 结束语 | 第72-73页 |
参考文献 | 第73-75页 |
致谢 | 第75-76页 |
附录 | 第76-78页 |
个人简历、在学期间的研究成果及发表的学术论文 | 第78页 |