摘要 | 第5-6页 |
Abstract | 第6-7页 |
第1章 绪论 | 第11-19页 |
1.1 电力线通信系统概述 | 第11-12页 |
1.2 信道编码的发展 | 第12-14页 |
1.3 Turbo码的历史及国内外研究现状 | 第14-16页 |
1.3.1 历史 | 第14页 |
1.3.2 国内外研究现状 | 第14-16页 |
1.4 Turbo码的发展动态及趋势 | 第16-17页 |
1.5 本文的主要研究内容及结构 | 第17-18页 |
1.5.1 本文的主要研究内容 | 第17页 |
1.5.2 本文结构 | 第17-18页 |
1.6 本章小结 | 第18-19页 |
第2章 相关基础理论概述 | 第19-29页 |
2.1 通信系统模型 | 第19页 |
2.2 卷积编解码 | 第19-22页 |
2.2.1 咬尾编码 | 第21页 |
2.2.2 维特比译码算法 | 第21-22页 |
2.3 信道交织 | 第22-23页 |
2.4 硬件实现基础 | 第23-26页 |
2.4.1 功能仿真 | 第23页 |
2.4.2 速度和面积的均衡 | 第23-24页 |
2.4.3 功能设计 | 第24页 |
2.4.4 RTL设计规范 | 第24-26页 |
2.5 信道加噪模型 | 第26-27页 |
2.6 网格编码调制 | 第27页 |
2.7 迭代法 | 第27页 |
2.8 概率论基础 | 第27-28页 |
2.9 本章小结 | 第28-29页 |
第3章 Turbo编译码器结构 | 第29-35页 |
3.1 Turbo编码器结构 | 第29-31页 |
3.1.1 分量编码器 | 第30页 |
3.1.2 交织器 | 第30-31页 |
3.1.3 删余操作 | 第31页 |
3.2 Turbo译码器结构 | 第31-33页 |
3.2.1 Turbo码译码器的迭代停止准则 | 第32页 |
3.2.2 分支度量和累计度量的防溢出处理 | 第32页 |
3.2.3 软判决和硬判决 | 第32-33页 |
3.3 本章小节 | 第33-35页 |
第4章 算法研究与仿真 | 第35-51页 |
4.1 电力线通信系统中turbo编码器结构及卷积结构 | 第35-39页 |
4.1.1 编码模块 | 第36-37页 |
4.1.2 Turbo交织模块 | 第37-38页 |
4.1.3 打孔模块 | 第38-39页 |
4.1.4 编码器的算法仿真 | 第39页 |
4.2 Turbo译码器的算法 | 第39-49页 |
4.2.1 算法推导 | 第40-43页 |
4.2.2 系统译码系统结构 | 第43-44页 |
4.2.3 迭代准则算法分析 | 第44-46页 |
4.2.4 SOVA算法的改进 | 第46-48页 |
4.2.5 仿真测试曲线 | 第48-49页 |
4.3 本节小结 | 第49-51页 |
第5章 Turbo编译码器的硬件设计 | 第51-67页 |
5.1 Turbo编译码器的硬件设计概述 | 第51-54页 |
5.1.1 系统设计策略 | 第51页 |
5.1.2 仿真综合及硬件设计流程 | 第51-52页 |
5.1.3 状态机的设计方案 | 第52-53页 |
5.1.4 优化技术 | 第53-54页 |
5.2 Turbo编码器设计 | 第54-55页 |
5.3 译码器设计 | 第55-61页 |
5.3.1 译码器数据输入的设计 | 第56页 |
5.3.2 交织及解交织的设计 | 第56-58页 |
5.3.3 加比选的设计与实现 | 第58页 |
5.3.4 累计度量的溢出处理 | 第58-59页 |
5.3.5 SOVA模块设计与实现 | 第59-60页 |
5.3.6 译码输出模块设计 | 第60-61页 |
5.4 译码器模块 | 第61-62页 |
5.5 综合设计 | 第62-63页 |
5.5.1 设计约束 | 第62-63页 |
5.6 网表仿真结果与FPGA硬件测试 | 第63-65页 |
5.7 本章小结 | 第65-67页 |
第6章 总结与展望 | 第67-69页 |
6.1 总结 | 第67页 |
6.2 展望 | 第67-69页 |
参考文献 | 第69-73页 |
致谢 | 第73-75页 |
攻读硕士期间发表论著及获奖情况 | 第75页 |