非接触式CPU智能卡读写器系统的设计与实现
摘要 | 第5-6页 |
ABSTRACT | 第6-7页 |
第一章 绪论 | 第10-13页 |
1.1 智能卡的诞生和发展 | 第10页 |
1.2 选题背景及意义 | 第10-11页 |
1.3 研究发展现状 | 第11-12页 |
1.4 论文主要工作及组织架构 | 第12-13页 |
第二章 相关技术和非接触式协议分析 | 第13-24页 |
2.1 射频识别技术 | 第13-14页 |
2.2 智能卡的分类 | 第14-17页 |
2.2.1 IC卡的分类 | 第14页 |
2.2.2 CPU卡的分类 | 第14-15页 |
2.2.3 COS操作系统概述 | 第15-16页 |
2.2.4 CPU卡的生命周期 | 第16-17页 |
2.3 射频接口和非接触式协议介绍 | 第17-24页 |
2.3.1 射频接口 | 第17-18页 |
2.3.2 非接触式协议介绍 | 第18-24页 |
第三章 硬件系统的设计 | 第24-43页 |
3.1 硬件系统设计思路 | 第24-25页 |
3.2 MCU控制模块 | 第25-30页 |
3.2.1 微处理器的选择 | 第25-27页 |
3.2.2 供电电路 | 第27-28页 |
3.2.3 时钟电路 | 第28页 |
3.2.4 复位电路 | 第28-29页 |
3.2.5 启动模式电路 | 第29页 |
3.2.6 硬件调试模块电路 | 第29-30页 |
3.3 射频读写模块 | 第30-33页 |
3.3.1 射频收发芯片的选择 | 第30-31页 |
3.3.2 射频读写模块电路 | 第31-33页 |
3.4 系统天线的设计 | 第33-38页 |
3.4.1 射频天线的原理 | 第33-34页 |
3.4.2 射频天线的参数 | 第34-35页 |
3.4.3 射频天线的种类 | 第35-36页 |
3.4.4 射频天线的设计 | 第36-38页 |
3.5 与上位机的通信模块 | 第38-40页 |
3.5.1 USART串口通信 | 第38-39页 |
3.5.2 USB通信 | 第39-40页 |
3.6 人机交互模块 | 第40-43页 |
3.6.1 LCD显示模块 | 第40-42页 |
3.6.2 键盘电路 | 第42-43页 |
第四章 系统软件设计 | 第43-60页 |
4.1 控制模块软件整体框架 | 第43-45页 |
4.2 嵌入式软件设计方法 | 第45-46页 |
4.3 射频模块软件设计 | 第46-52页 |
4.3.1 物理层的设计 | 第47-48页 |
4.3.2 数据链路层和应用层 | 第48-52页 |
4.4 上位机部分软件设计 | 第52-53页 |
4.5 通信模块的软件设计 | 第53-56页 |
4.5.1 串口通信部分 | 第53-55页 |
4.5.2 USB通信部分 | 第55-56页 |
4.6 键盘扫描算法 | 第56-60页 |
第五章 系统测试 | 第60-66页 |
5.1 系统测试意义及方法 | 第60页 |
5.2 硬件部分测试 | 第60-63页 |
5.3 软件部分测试 | 第63-66页 |
第六章 总结与展望 | 第66-67页 |
致谢 | 第67-68页 |
参考文献 | 第68-71页 |
附录 | 第71页 |