基于FPGA的图像采集系统设计
| 摘要 | 第4-5页 |
| abstract | 第5-6页 |
| 第1章 绪论 | 第9-14页 |
| 1.1 课题的目的和意义 | 第9-10页 |
| 1.2 当前有关图像处理的研究进展情况 | 第10-13页 |
| 1.3 本文的研究内容和结构安排 | 第13-14页 |
| 第2章 视频图像采集与处理系统硬件设计 | 第14-26页 |
| 2.1 基于FPGA图像采集处理系统的理论基础 | 第14-16页 |
| 2.2 图像采集系统硬件设计总体结构 | 第16页 |
| 2.3 图像采集系统中的电源系统 | 第16-17页 |
| 2.4 FPGA电路设计 | 第17-21页 |
| 2.5 视频采集电路设计 | 第21-23页 |
| 2.6 存储器电路设计 | 第23-24页 |
| 2.7 视频编码电路设计 | 第24-25页 |
| 2.8 本章小结 | 第25-26页 |
| 第3章 图像采集处理系统软件设计 | 第26-52页 |
| 3.1 系统总体设计方案 | 第26-27页 |
| 3.2 系统总体流程 | 第27-28页 |
| 3.3 复位部分的规划 | 第28页 |
| 3.4 视频数据采集部分的规划 | 第28-37页 |
| 3.4.1 CMOS传感器的OV9655特征 | 第29-31页 |
| 3.4.2 设置SCCB总线 | 第31-32页 |
| 3.4.3 OV9655的参数 | 第32-33页 |
| 3.4.4 OV9655数据采集驱动 | 第33-36页 |
| 3.4.5 色彩空间转换部分 | 第36-37页 |
| 3.5 视频数据存储部分 | 第37-44页 |
| 3.5.1 异步时钟域的解决方案 | 第37-38页 |
| 3.5.2 异步FIFO传输方式 | 第38-39页 |
| 3.5.3 SDRAM存储器的作用流程 | 第39-42页 |
| 3.5.4 SDRAM控制器的验证 | 第42-44页 |
| 3.6 VGA控制部分 | 第44-48页 |
| 3.6.1 VGA接口的基本功能 | 第44-45页 |
| 3.6.2 接口芯片ADV7123和控制过程 | 第45-46页 |
| 3.6.3 VGA时序参数 | 第46-48页 |
| 3.6.4 测试与验证 | 第48页 |
| 3.7 图像处理算法功能 | 第48-50页 |
| 3.8 结论 | 第50-52页 |
| 第4章 本文总结和未来前景 | 第52-53页 |
| 4.1 本文总结 | 第52页 |
| 4.2 未来前景 | 第52-53页 |
| 参考文献 | 第53-55页 |
| 附录 | 第55-57页 |
| 致谢 | 第57页 |