中小规模嵌入式EEPROM IP设计
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-13页 |
1.1 课题背景 | 第8-9页 |
1.2 半导体存储器 | 第9-10页 |
1.3 EEPROM存储器介绍 | 第10-12页 |
1.3.1 EEPROM的应用 | 第10-11页 |
1.3.2 EEPROM的基本电路结构 | 第11-12页 |
1.4 本文的主要研究内容和结构安排 | 第12页 |
1.5 本章小结 | 第12-13页 |
第2章 EEPROM的工作原理及架构 | 第13-18页 |
2.1 EEPROM存储单元 | 第13-16页 |
2.1.1 EEPROM的单元类型 | 第13-15页 |
2.1.2 EEPROM的单元结构 | 第15-16页 |
2.2 EEPROM存储单元的工作原理 | 第16-17页 |
2.3 EEPROM的整体架构 | 第17页 |
2.4 本章小结 | 第17-18页 |
第3章 EEPROM存储器数字模块设计 | 第18-30页 |
3.1 时序电路 | 第18-19页 |
3.2 地址译码电路 | 第19-20页 |
3.3 寄存器电路 | 第20-22页 |
3.4 存储单元模型设计 | 第22-27页 |
3.4.1 存储单元模型的结构 | 第22-24页 |
3.4.2 模型参数设定 | 第24-27页 |
3.5 存储阵列设计 | 第27-29页 |
3.6 本章小结 | 第29-30页 |
第4章 EEPROM存储器模拟模块设计 | 第30-47页 |
4.1 高压产生电路 | 第30-44页 |
4.1.1 时钟产生电路 | 第31-39页 |
4.1.2 电荷泵电路 | 第39-41页 |
4.1.3 调压电路 | 第41-44页 |
4.2 灵敏放大器电路 | 第44-46页 |
4.3 本章小结 | 第46-47页 |
第5章 EEPROM物理版图实现 | 第47-55页 |
5.1 版图设计介绍 | 第47-50页 |
5.1.1 版图基础知识 | 第47-48页 |
5.1.2 版图设计流程 | 第48-49页 |
5.1.3 版图设计注意事项 | 第49-50页 |
5.2 版图整体设计 | 第50-51页 |
5.3 相关模块和器件版图设计 | 第51-54页 |
5.3.1 存储单元版图 | 第51-52页 |
5.3.2 其他模块版图设计 | 第52-54页 |
5.4 本章小结 | 第54-55页 |
结论 | 第55-56页 |
参考文献 | 第56-61页 |
致谢 | 第61页 |