高可靠性IP数据转发设备的设计与实现
摘要 | 第5-7页 |
Abstract | 第7-8页 |
第一章 绪论 | 第11-21页 |
1.1 研究背景与意义 | 第11-13页 |
1.2 本课题的研究进展 | 第13-18页 |
1.2.1 IP数据转发设备及其可靠性发展过程 | 第14-17页 |
1.2.2 当代IP数据转发设备的可靠性 | 第17-18页 |
1.3 本文主要研究内容 | 第18-21页 |
第二章 高可靠性IP数据转发设备设计相关核心技术 | 第21-29页 |
2.1 IP数据转发设备架构 | 第21-23页 |
2.2 可靠性设计技术 | 第23-25页 |
2.3 IP数据转发设备的可靠性要点 | 第25-28页 |
2.3.1 可靠性要点一:业务处理板电源系统 | 第25-26页 |
2.3.2 可靠性要点二:业务处理板时钟系统 | 第26-27页 |
2.3.3 可靠性要点三:设备板级关键存储器资源 | 第27-28页 |
2.4 本章小结 | 第28-29页 |
第三章 业务处理板电源高可靠性设计 | 第29-41页 |
3.1 电源的故障模式与方案顶层设计 | 第29-31页 |
3.2 均流控制方案的分析选择 | 第31-32页 |
3.3 均流器件uc3902工作原理 | 第32-33页 |
3.4 业务板高可靠性均流方案的设计实现 | 第33-39页 |
3.4.1 均流控制增益设计 | 第33-36页 |
3.4.2 电流采样电路设计 | 第36-37页 |
3.4.3 均流换路稳定性设计 | 第37-38页 |
3.4.4 单模块输出短路故障隔离设计 | 第38-39页 |
3.4.5 可维护性设计 | 第39页 |
3.5 本章小结 | 第39-41页 |
第四章 业务处理板时钟高可靠性设计 | 第41-59页 |
4.1 石英钟振的故障模式与方案顶层设计 | 第41-42页 |
4.2 时钟切换电路分析选择 | 第42-46页 |
4.3 新型频率合成器AD9574的工作原理 | 第46-48页 |
4.4 板级时钟树高可靠性方案的设计实现 | 第48-56页 |
4.4.1 高可靠性时钟模块级设计 | 第48-49页 |
4.4.2 AD9574模块电路设计 | 第49-52页 |
4.4.3 CPLD模块电路设计与逻辑设计 | 第52-54页 |
4.4.4 时钟驱动器电路设计 | 第54-56页 |
4.5 本章小结 | 第56-59页 |
第五章 业务处理板关键存储器高可靠性设计 | 第59-79页 |
5.1 板级关键存储器的故障模式 | 第59-61页 |
5.2 存储器高可靠性方案顶层设计 | 第61-63页 |
5.3 板级关键缓存资源可靠性方案的设计实现 | 第63-77页 |
5.3.1 转发存储器工作原理 | 第64-66页 |
5.3.2 报文缓存存储器可靠性容错方案设计 | 第66-70页 |
5.3.3 表项存储器可靠性容错方案设计 | 第70-77页 |
5.4 本章小结 | 第77-79页 |
第六章 系统测试与分析 | 第79-91页 |
6.1 故障插入测试简介 | 第79-80页 |
6.2 板级电源系统故障插入测试 | 第80-83页 |
6.3 板级时钟系统故障插入测试 | 第83-86页 |
6.4 板级关键存储器系统可靠性测试 | 第86-89页 |
6.5 本章小结 | 第89-91页 |
第七章 结论与展望 | 第91-93页 |
7.1 论文工作总结 | 第91页 |
7.2 下一步研发的建议 | 第91-93页 |
参考文献 | 第93-95页 |
致谢 | 第95-97页 |
个人简历、在学期间发表的论文与研究成果 | 第97页 |