摘要 | 第3-4页 |
Abstract | 第4-5页 |
第1章 绪论 | 第9-17页 |
1.1 课题研究的目的及意义 | 第9-10页 |
1.2 并网发电系统电能变换技术研究现状 | 第10-12页 |
1.2.1 两级 DC-DC-AC 结构 | 第10页 |
1.2.2 AC-DC-AC 结构 | 第10-11页 |
1.2.3 多电平逆变器 | 第11页 |
1.2.4 单级式 Z 源型逆变器 | 第11-12页 |
1.3 并网逆变器效率优化技术研究现状 | 第12-13页 |
1.4 并网电流控制策略研究现状 | 第13-16页 |
1.4.1 相位幅值控制 | 第13-14页 |
1.4.2 无差拍控制 | 第14页 |
1.4.3 重复控制 | 第14页 |
1.4.4 重复 PI 控制 | 第14-15页 |
1.4.5 滞环电流控制 | 第15-16页 |
1.5 论文的主要研究内容 | 第16-17页 |
第2章 拓扑切换型并网逆变器工作原理及分析 | 第17-28页 |
2.1 引言 | 第17页 |
2.2 基于图论的拓扑切换型并网逆变器工作原理分析 | 第17-26页 |
2.2.1 拓扑切换型逆变器拓扑分析 | 第17-20页 |
2.2.2 级联型三电平模式下逆变器工作原理及 PWM 控制策略 | 第20-25页 |
2.2.3 两电平模式逆变器工作原理 | 第25-26页 |
2.3 拓扑切换型逆变器载波复用 SPWM 策略 | 第26-27页 |
2.4 本章小结 | 第27-28页 |
第3章 拓扑切换型并网逆变器损耗模型与效率优化控制策略研究 | 第28-45页 |
3.1 引言 | 第28页 |
3.2 并网直流母线电压条件 | 第28页 |
3.3 拓扑切换型逆变系统损耗模型建立与分析 | 第28-35页 |
3.3.1 级联型三电平模式下逆变系统损耗分析 | 第28-33页 |
3.3.2 两电平模式下逆变系统损耗模型分析 | 第33-35页 |
3.4 网侧电流 THD 分析 | 第35-38页 |
3.4.1 级联型三电平模式 | 第35-37页 |
3.4.2 两电平模式 | 第37-38页 |
3.5 实例分析 | 第38-41页 |
3.5.1 通态损耗 | 第38-39页 |
3.5.2 开关损耗 | 第39-40页 |
3.5.3 电感损耗 | 第40-41页 |
3.6 基于拓扑切换的效率优化控制策略 | 第41-44页 |
3.7 本章小结 | 第44-45页 |
第4章 拓扑切换型并网逆变系统及性能仿真研究 | 第45-56页 |
4.1 电流闭环控制策略及系统总体方案 | 第45-49页 |
4.1.1 并网逆变器的基本原理 | 第45页 |
4.1.2 基于比例谐振(PR)控制的并网逆变控制策略 | 第45-47页 |
4.1.3 准比例谐振控制 | 第47-48页 |
4.1.4 电流闭环拓扑切换型并网逆变系统总体方案 | 第48-49页 |
4.2 基于 MATLAB 的系统性能仿真研究 | 第49-55页 |
4.2.1 准比例谐振控制电流闭环策略仿真 | 第49-50页 |
4.2.2 系统稳态仿真 | 第50-52页 |
4.2.3 拓扑切换并网逆变系统动态性能仿真 | 第52-55页 |
4.3 本章小结 | 第55-56页 |
第5章 系统软硬件设计及实验研究 | 第56-69页 |
5.1 拓扑切换型并网逆变系统硬件结构 | 第56页 |
5.2 硬件电路设计 | 第56-58页 |
5.2.1 交流电流采样电路 | 第56-57页 |
5.2.2 电网电压采样电路 | 第57页 |
5.2.3 FPGA 外围电路设计 | 第57-58页 |
5.3 软件设计 | 第58-59页 |
5.3.1 DSP 程序设计 | 第58页 |
5.3.2 FPGA 程序设计 | 第58-59页 |
5.4 主要实验结果及分析 | 第59-68页 |
5.4.1 电流闭环实验 | 第59-61页 |
5.4.2 三电平模式 | 第61-64页 |
5.4.3 两电平模式 | 第64-67页 |
5.4.4 拓扑在线切换实验 | 第67-68页 |
5.5 本章小结 | 第68-69页 |
结论 | 第69-70页 |
参考文献 | 第70-75页 |
攻读硕士学位期间发表的论文及其它成果 | 第75-77页 |
致谢 | 第77页 |