深空通信调制解调系统的设计与实现
摘要 | 第4-5页 |
ABSTRACT | 第5页 |
缩略词 | 第14-16页 |
第一章 绪论 | 第16-23页 |
1.1 研究背景与意义 | 第16-18页 |
1.2 深空通信技术发展现状 | 第18-20页 |
1.3 深空通信调制技术的研究现状 | 第20-21页 |
1.4 本文主要工作及章节安排 | 第21-23页 |
第二章 深空信道理论基础与调制解调技术 | 第23-45页 |
2.1 深空信道特性及参数分析 | 第23-29页 |
2.1.1 深空信道的特性 | 第23-24页 |
2.1.2 深空信道理论模型 | 第24-25页 |
2.1.3 深空信道参数分析 | 第25-29页 |
2.2 相移键控调制与角度调制 | 第29-33页 |
2.2.1 BPSK与QPSK调制 | 第29-30页 |
2.2.2 FM与PM调制 | 第30-31页 |
2.2.3 OQPSK调制 | 第31-33页 |
2.3 恒定包络与准恒定包络调制 | 第33-44页 |
2.3.1 MSK与GMSK调制 | 第33-37页 |
2.3.2 IJF-OQPSK与FQPSK调制 | 第37-43页 |
2.3.3 几种调制方式性能比较 | 第43-44页 |
2.4 本章小结 | 第44-45页 |
第三章 系统总体方案设计与硬件实现 | 第45-68页 |
3.1 系统指标与总体方案设计 | 第45-47页 |
3.1.1 系统功能指标 | 第45-46页 |
3.1.2 系统总体方案设计 | 第46-47页 |
3.2 系统硬件总体结构设计 | 第47-49页 |
3.2.1 硬件结构设计 | 第47页 |
3.2.2 硬件平台与设备组成 | 第47-49页 |
3.3 发射机硬件模块的设计与实现 | 第49-61页 |
3.3.1 发射机硬件模块总体结构 | 第49-50页 |
3.3.2 发射机 DSP 模块设计 | 第50-55页 |
3.3.3 发射机 FPGA 模块设计 | 第55-57页 |
3.3.4 信道仿真模块硬件设计 | 第57-61页 |
3.4 接收机硬件模块的设计与实现 | 第61-67页 |
3.4.1 接收机硬件模块总体设计 | 第61-62页 |
3.4.2 接收机 FPGA 模块设计 | 第62-63页 |
3.4.3 接收机 DSP 模块设计 | 第63-65页 |
3.4.4 载波同步算法 | 第65-67页 |
3.5 本章小结 | 第67-68页 |
第四章 系统软件设计与实现 | 第68-88页 |
4.1 软件总体方案设计 | 第68-72页 |
4.1.1 总体方案设计 | 第68-69页 |
4.1.2 软件开发环境 | 第69-70页 |
4.1.3 PCI驱动软件的设计 | 第70-72页 |
4.2 发射机软件设计与实现 | 第72-81页 |
4.2.1 发射机软件结构 | 第72-73页 |
4.2.2 正交调制算法的实现 | 第73-77页 |
4.2.3 多数据速率的实现 | 第77-80页 |
4.2.4 信道模拟的实现 | 第80-81页 |
4.3 接收机软件设计与实现 | 第81-87页 |
4.3.1 接收机软件结构 | 第81-82页 |
4.3.2 解调算法的实现 | 第82-84页 |
4.3.3 符号同步算法 | 第84-87页 |
4.4 本章小结 | 第87-88页 |
第五章 系统调试与测试 | 第88-104页 |
5.1 系统测试方案 | 第88页 |
5.2 系统软件测试 | 第88-92页 |
5.2.1 发射机软件测试 | 第89-90页 |
5.2.2 信道配置软件测试 | 第90页 |
5.2.3 接收机软件测试 | 第90-92页 |
5.3 系统联合测试结果 | 第92-103页 |
5.3.1 发射机测试 | 第92-99页 |
5.3.2 接收机测试 | 第99-103页 |
5.3.3 系统测试结果 | 第103页 |
5.4 本章小结 | 第103-104页 |
第六章 总结与展望 | 第104-107页 |
6.1 本文主要工作总结 | 第104-105页 |
6.2 后续工作展望 | 第105-107页 |
参考文献 | 第107-112页 |
致谢 | 第112-113页 |
在学期间的研究成果及发表的学术论文 | 第113页 |