摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-11页 |
1.1 研究背景 | 第8-9页 |
1.2 国内外研究现状 | 第9-10页 |
1.3 论文章节安排 | 第10-11页 |
第2章 模数转换器概述 | 第11-20页 |
2.1 模数转换器类型 | 第11-13页 |
2.1.1 SAR-ADC | 第11-12页 |
2.1.2 Sigma-detal ADC | 第12页 |
2.1.3 Pipeline ADC | 第12-13页 |
2.2 模数转换器性能指标 | 第13-19页 |
2.2.1 动态参数 | 第13-15页 |
2.2.2 静态参数 | 第15-19页 |
2.2.3 性能参数 | 第19页 |
2.3 本章小结 | 第19-20页 |
第3章 Pipeline ADC系统建模 | 第20-34页 |
3.1 Pipeline ADC系统误差源建模 | 第20-31页 |
3.1.1 运放信号建立建模 | 第20-26页 |
3.1.2 开关电容热噪声和运放噪声建模 | 第26-28页 |
3.1.3 电容失配误差和增益误差建模 | 第28-29页 |
3.1.4 时钟抖动建模 | 第29-31页 |
3.2 子模块建模 | 第31-32页 |
3.3 Simulink整体建模与仿真结果 | 第32-33页 |
3.4 本章小结 | 第33-34页 |
第4章 Pipeline ADC关键电路设计与仿真 | 第34-57页 |
4.1 采样保持电路设计 | 第34-45页 |
4.1.1 电荷再分配型 | 第34-35页 |
4.1.2 电容翻转型 | 第35-45页 |
4.2 MDAC设计 | 第45-46页 |
4.3 子AD电路设计 | 第46-48页 |
4.4 电流与电压基准电路设计 | 第48-51页 |
4.4.1 带隙基准基本原理 | 第48-50页 |
4.4.2 基准电流电路设计与仿真 | 第50-51页 |
4.5 时钟产生电路设计 | 第51-52页 |
4.6 数字校正电路设计 | 第52-53页 |
4.7 版图设计与后仿真 | 第53-55页 |
4.7.1 匹配性考虑 | 第53-54页 |
4.7.2 可靠性考虑 | 第54-55页 |
4.7.3 寄生参数影响 | 第55页 |
4.8 ADC整体版图与后仿真结果 | 第55-56页 |
4.9 本章小结 | 第56-57页 |
第5章 ADC测试与电路优化 | 第57-68页 |
5.1 测试方案 | 第57-58页 |
5.2 评估板设计 | 第58-59页 |
5.3 平台搭建 | 第59-61页 |
5.4 测试结果 | 第61-66页 |
5.4.1 Bandgap和Buffer的测试 | 第61页 |
5.4.2 ADC功能测试 | 第61页 |
5.4.3 动态参数测试 | 第61-62页 |
5.4.4 静态参数测试 | 第62-66页 |
5.5 测试结果 | 第66-67页 |
5.6 本章小结 | 第67-68页 |
第6章 总结与展望 | 第68-70页 |
6.1 总结 | 第68页 |
6.2 展望 | 第68-70页 |
参考文献 | 第70-73页 |
致谢 | 第73-74页 |
附录A 个人简历 | 第74-75页 |
附录B 在校期间发表的学术论文及研究成果 | 第75页 |