摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 引言 | 第11-15页 |
·研究背景与意义 | 第11-12页 |
·模数转换器的最新研究成果和未来发展方向 | 第12-14页 |
·工业界 | 第13页 |
·学术界 | 第13-14页 |
·本文结构安排 | 第14-15页 |
第2章 PCM编码及模数转换器概述 | 第15-37页 |
·A 律PCM 原理简介 | 第15-17页 |
·均匀量化 | 第15页 |
·非均匀量化 | 第15-17页 |
·模数转换器(Analog to Digital Converter)的基本理论 | 第17-19页 |
·模数转换器的分类 | 第19-26页 |
·模数转换器的主要技术指标 | 第26-30页 |
·静态指标 | 第26-29页 |
·动态指标 | 第29-30页 |
·稳定性 | 第30页 |
·误差源分析 | 第30-36页 |
·热噪声 | 第31页 |
·闪烁噪声 | 第31-32页 |
·开关 | 第32-35页 |
·比较器的失调 | 第35-36页 |
·本章小结 | 第36-37页 |
第3章 SAR ADC的电路设计 | 第37-63页 |
·DAC 设计 | 第37-42页 |
·DAC 结构及其优缺点分析 | 第37-42页 |
·电流按比例缩放DAC | 第37-39页 |
·电压按比例缩放DAC | 第39-40页 |
·电荷按比例缩放DAC | 第40-41页 |
·电荷按比例缩放的改进型 | 第41页 |
·混合按比例缩放一——电压(MSB)-电荷(LSB)型 | 第41-42页 |
·混合按比例缩放二——电荷(MSB)-电压(LSB)型 | 第42页 |
·本课题所设计的带PCM编码的SAR ADC | 第42-47页 |
·段落码的确定 | 第43-45页 |
·段内电平的确定 | 第45-47页 |
·比较器设计 | 第47-50页 |
·静态特性 | 第47-48页 |
·动态特性 | 第48-50页 |
·比较器的失调校准技术 | 第50-51页 |
·输入失调存储(IOS) | 第50页 |
·输出失调存储(OOS) | 第50-51页 |
·比较器设计考虑 | 第51-60页 |
·比较器整体结构设计 | 第51-52页 |
·全差分预放大输入级比较器设计 | 第52-56页 |
·大信号分析 | 第52-53页 |
·小信号分析 | 第53-55页 |
·全差分预放大输入级仿真分析 | 第55-56页 |
·第二级箝位推挽输出比较器设计 | 第56-58页 |
·输出缓冲级设计 | 第58-59页 |
·比较器总体仿真分析 | 第59-60页 |
·电容阵列开关设计 | 第60页 |
·电阻阵列开关设计 | 第60-61页 |
·电容和电阻的失配分析 | 第61-62页 |
·本章小结 | 第62-63页 |
第4章 版图设计 | 第63-68页 |
·数模混合电路版图设计要注意的问题 | 第63页 |
·闩锁效应(Latch-Up)及采取的措施 | 第63-65页 |
·比较器版图设计 | 第65-66页 |
·电容的版图设计 | 第66页 |
·电阻的版图 | 第66页 |
·DAC 的版图设计 | 第66-67页 |
·本章小结 | 第67-68页 |
第5章 整体仿真结果分析 | 第68-72页 |
·DC 传输特性仿真 | 第68-69页 |
·系统性能仿真 | 第69-71页 |
·动态范围 | 第69页 |
·瞬态特性及频率特性 | 第69-71页 |
·本章小结 | 第71-72页 |
第6章 总结与展望 | 第72-74页 |
·全文总结 | 第72-73页 |
·展望 | 第73-74页 |
致谢 | 第74-75页 |
参考文献 | 第75-78页 |
附录 | 第78-79页 |
详细摘要 | 第79-83页 |