8b/10b编解码器及Rapid IO 2.0差分接收机的设计
摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第1章 绪论 | 第11-15页 |
·课题研究背景 | 第11-12页 |
·国内外研究现状 | 第12-13页 |
·国际发展及研究现状 | 第12-13页 |
·国内发展及研究现状 | 第13页 |
·本论文研究内容 | 第13-15页 |
第2章 串行Rapid IO协议简介 | 第15-21页 |
·Rapid IO协议层次结构 | 第15-19页 |
·Rapid IO数据包格式 | 第19-20页 |
·Rapid IO的事务与操作概述 | 第20页 |
·本章小结 | 第20-21页 |
第3章 8b/10b编码规范 | 第21-29页 |
·8b/10b编码的符号表示 | 第21页 |
·8b/10b编码的映射 | 第21-22页 |
·Disparity和Run Disparity | 第22-23页 |
·字符编码 | 第23-26页 |
·数据字符编码 | 第23-25页 |
·控制字符编码 | 第25-26页 |
·Disparity和编码违例 | 第26-27页 |
·本章小结 | 第27-29页 |
第4章 8b/10b编解码器设计 | 第29-53页 |
·8b/10b编解码器设计指标 | 第29页 |
·8b/10b编码器设计方案 | 第29-39页 |
·8b/10b编码器系统框图及外部接口说明 | 第29-30页 |
·8b/10b编码器的设计 | 第30-39页 |
·5b/6b编码器的设计 | 第30-34页 |
·3b/4b编码器的设计 | 第34-36页 |
·8b/10b编码器的仿真 | 第36-37页 |
·8b/10b编码器的综合 | 第37-39页 |
·10b/8b解码器设计方案 | 第39-51页 |
·10b/8b解码器系统框图及外部接口说明 | 第39页 |
·10b/8b解码器的设计 | 第39-51页 |
·6b/5b解码器的设计 | 第40-45页 |
·4b/3b解码器的设计 | 第45-49页 |
·10b/8b解码器的仿真 | 第49-50页 |
·10b/8b解码器的综合 | 第50-51页 |
·本章小结 | 第51-53页 |
第5章 差分接收机的设计 | 第53-67页 |
·差分接收机的设计指标及分解 | 第53-54页 |
·差分接收机的前端设计 | 第54-65页 |
·差分接收机的simulink设计与仿真 | 第55-59页 |
·AC耦合与共模偏置电路 | 第55-56页 |
·均衡电路 | 第56-57页 |
·simulink仿真模型搭建与仿真 | 第57-59页 |
·差分接收机的具体分析与设计 | 第59-65页 |
·AC耦合与共模偏置电路 | 第59页 |
·均衡电路 | 第59-64页 |
·共模反馈电路 | 第64-65页 |
·本章小结 | 第65-67页 |
第6章 差分接收机的版图设计及后仿真 | 第67-81页 |
·版图设计 | 第67-72页 |
·版图设计规则和步骤 | 第67-68页 |
·对称性设计 | 第68-69页 |
·可靠性设计 | 第69-71页 |
·版图设计中对噪声的抑制 | 第71页 |
·差分接收机的版图设计 | 第71-72页 |
·版图后仿真 | 第72-79页 |
·本章小结 | 第79-81页 |
第7章 总结与展望 | 第81-83页 |
·总结 | 第81-82页 |
·展望 | 第82-83页 |
参考文献 | 第83-85页 |
致谢 | 第85-87页 |
在读期间发表的学术论文与参与的项目 | 第87页 |