摘要 | 第1-6页 |
ABSTRACT | 第6-11页 |
第一章 绪论 | 第11-17页 |
·锁相环技术的发展状况 | 第11-12页 |
·本课题的研究背景和意义 | 第12-13页 |
·锁相环在国内外的研究现状 | 第13-15页 |
·本论文研究的主要内容 | 第15-16页 |
·对 PLL 研究的主要内容 | 第15页 |
·对压控振荡器 VCO 的发展现状及主要内容进行研究 | 第15-16页 |
·本论文的组织结构 | 第16-17页 |
第二章 锁相环电路的简介 | 第17-43页 |
·锁相环电路的原理及应用 | 第17页 |
·锁相环的分类 | 第17-18页 |
·锁相环电路的性能指标 | 第18-19页 |
·锁相环电路各组成模块的简单概要及分析 | 第19-37页 |
·参考源的选择 | 第19-23页 |
·晶体振荡器的基本原理 | 第20页 |
·晶体振荡器的种类 | 第20-21页 |
·晶振的主要指标及选型 | 第21-23页 |
·晶振在 PLL 频率合成器设计中应注意的问题 | 第23页 |
·鉴相器 | 第23-25页 |
·鉴相器的性能指标 | 第24-25页 |
·鉴相器的分类 | 第25页 |
·环路滤波器 | 第25-27页 |
·压控振荡器介绍 | 第27-35页 |
·振荡器的基本原理 | 第27-28页 |
·振荡器的分类 | 第28-30页 |
·压控振荡器的技术指标 | 第30-33页 |
·压控振荡器的相位噪声分析 | 第33-35页 |
·分频器 | 第35-37页 |
·锁相环电路及其相位噪声的分析 | 第37-42页 |
·锁相环电路的分析 | 第38-40页 |
·锁相环电路的相位噪声分析 | 第40-42页 |
·本章小结 | 第42-43页 |
第三章 压控振荡器的设计与实现 | 第43-60页 |
·压控振荡器的基本工作原理 | 第43页 |
·S 波段压控振荡器的设计 | 第43-59页 |
·VCO 的设计指标 | 第43-44页 |
·管子的选取 | 第44页 |
·变容管模型的建立 | 第44-46页 |
·S 波段压控振荡器电路的设计 | 第46-47页 |
·S 波段 VCO 电路的仿真设计及测试 | 第47-54页 |
·瞬态仿真 | 第48-49页 |
·谐波仿真及分析 | 第49-51页 |
·振荡频率的线性度分析 | 第51-53页 |
·噪声分析 | 第53-54页 |
·S 波段压控振荡器的版图设计及调试 | 第54-59页 |
·本章小结 | 第59-60页 |
第四章 S 波段锁相环频率合成器的实现 | 第60-83页 |
·设计 S 波段锁相环频率合成器所要求的指标 | 第60页 |
·S 波段锁相环频率合成器的总体设计 | 第60-81页 |
·锁相环路器件的选取 | 第61页 |
·主要技术指标的估算 | 第61-62页 |
·相关器件介绍 | 第62-64页 |
·鉴频鉴相器 ADF4153 的工作特性与内部结构 | 第62-63页 |
·ADF4153 的基本工作原理 | 第63-64页 |
·相关器件的选择 | 第64-67页 |
·S 波段频率合成器的实现 | 第67-79页 |
·环路参数的计算与调试 | 第70-77页 |
·版图设计及验证 | 第77-79页 |
·测试结果及结论 | 第79-81页 |
·本章小结 | 第81-83页 |
第五章 对 S 波段锁相环频率合成器相位噪声的分析及改进 | 第83-85页 |
·其他模块对 PLL 频率合成器相位噪声的影响 | 第83-84页 |
·相位噪声降低技术 | 第84页 |
·低杂散设计技术 | 第84页 |
·本章小结 | 第84-85页 |
第六章 总结和展望 | 第85-87页 |
·结论 | 第85页 |
·对锁相环频率合成技术的展望 | 第85-87页 |
致谢 | 第87-88页 |
参考文献 | 第88-91页 |
攻硕期间取得的研究成果 | 第91-92页 |