一种基于挑战应答原理的电子锁认证方案锁部分的Verilog设计
摘要 | 第1-4页 |
Abstract | 第4-7页 |
第一章 绪论 | 第7-13页 |
·研究背景及意义 | 第7页 |
·研究现状及应用 | 第7-9页 |
·动态验证码研究历史以及发展现状 | 第7-8页 |
·国内外应用现状 | 第8-9页 |
·论文结构介绍 | 第9-13页 |
第二章 常用加密认证方法介绍 | 第13-25页 |
·常用身份认证技术介绍 | 第14-17页 |
·基于静态验证码的身份认证技术 | 第14页 |
·基于动态验证码方式的加密认证技术 | 第14-15页 |
·基于电子卡的加密认证技术 | 第15-16页 |
·基于生理标志的加密认证技术 | 第16页 |
·基于数字证书的身份认证技术 | 第16-17页 |
·相关密码学知识与原理 | 第17-20页 |
·密码学基本概念 | 第17页 |
·单钥加密 | 第17-18页 |
·公钥加密 | 第18-19页 |
·单向散列函数 | 第19-20页 |
·动态验证码认证方案原理及实现 | 第20-23页 |
·动态验证码身份认证技术的基本原理 | 第21-22页 |
·动态验证码身份认证技术的实现机制 | 第22-23页 |
·小结 | 第23-25页 |
第三章 系统设计方案以及开发环境 | 第25-31页 |
·方案介绍 | 第25-27页 |
·整体方案设计 | 第25-27页 |
·安全性分析 | 第27页 |
·硬件描述语言 | 第27-28页 |
·FPGA以及ISE开发流程 | 第28-30页 |
·FPGA简介 | 第28-29页 |
·ISE的FPGA开发流程 | 第29-30页 |
·小结 | 第30-31页 |
第四章 加密系统各模块原理以及具体实现方法 | 第31-49页 |
·锁部分各模块简介 | 第31页 |
·UART原理及实现 | 第31-39页 |
·UART通信原理 | 第31-34页 |
·波特率发生器的设计 | 第34-35页 |
·UART接收模块设计 | 第35-37页 |
·UART发送模块设计 | 第37-38页 |
·UART整体功能仿真 | 第38-39页 |
·SHA1算法原理以及实现 | 第39-42页 |
·位,字节和字 | 第39页 |
·SHA1算法描述 | 第39-42页 |
·缓存指针控制模块 | 第42-44页 |
·缓存指针控制模块工作过程 | 第42-43页 |
·缓存指针控制模块端口 | 第43-44页 |
·运算控制模块 | 第44-45页 |
·运算控制模块原理 | 第44-45页 |
·运算控制模块端口 | 第45页 |
·伪随机数发生模块 | 第45-47页 |
·LFSR原理 | 第45-46页 |
·LFSR的周期以及本原多项式 | 第46页 |
·实现原理与仿真图 | 第46-47页 |
·异或校验和模块 | 第47-48页 |
·小结 | 第48-49页 |
第五章 代码整体仿真与FPGA验证 | 第49-55页 |
·整体仿真 | 第50-52页 |
·FPGA资源报告 | 第52-53页 |
·小结 | 第53-55页 |
第六章 总结 | 第55-57页 |
致谢 | 第57-59页 |
参考文献 | 第59-63页 |