数字式频率合成器的研究与设计
| 摘要 | 第1-6页 |
| Abstract | 第6-11页 |
| 第1章 绪论 | 第11-18页 |
| ·直接数字式频率合成技术的提出 | 第11-12页 |
| ·频率合成技术的发展 | 第12-16页 |
| ·直接模拟频率合成(DAFS)技术 | 第12页 |
| ·锁相环(PLL)的间接频率合成技术 | 第12-16页 |
| ·直接数字频率合成技术(DDS) | 第16页 |
| ·本领域研究现状与课题研究的目的、意义 | 第16-17页 |
| ·本文的主要内容和贡献 | 第17-18页 |
| 第2章 数字频率合成技术的研究 | 第18-29页 |
| ·DDS 设计原理 | 第18-20页 |
| ·DDS 设计基本结构 | 第20页 |
| ·频率合成技术的性能指标 | 第20-22页 |
| ·理想DDS 的输出频谱 | 第22-23页 |
| ·抑制DDS 杂散的延时叠加法 | 第23-25页 |
| ·相位舍位对DDS 输出频谱的影响 | 第25-26页 |
| ·DDS 杂散改善方法 | 第26-27页 |
| ·DDS 混合原理方案 | 第27-29页 |
| 第3章 专用 DDS 集成电路的应用研究 | 第29-41页 |
| ·DDS 低频正弦波集成电路 | 第29-33页 |
| ·正弦信号产生原理 | 第30-31页 |
| ·串行数字接口方式 | 第31页 |
| ·电源方式 | 第31-32页 |
| ·正弦信号发生器电路应用设计 | 第32-33页 |
| ·DDS 高性能集成电路 | 第33-41页 |
| ·AD9851芯片介绍 | 第33-34页 |
| ·AD9851芯片应用研究 | 第34-41页 |
| 第4章 基于FPGA 的DDS 研究与设计 | 第41-56页 |
| ·FPGA 器件特点 | 第41页 |
| ·DDS 的应用研究 | 第41-44页 |
| ·DDS 的应用设计 | 第44-50页 |
| ·设计思路 | 第44-45页 |
| ·流水线技术 | 第45页 |
| ·电路单元模块组成 | 第45-46页 |
| ·正弦ROM 查找表的设计 | 第46-48页 |
| ·相位累加器与相位调制器的设计 | 第48-50页 |
| ·DDS 单元电路模块仿真 | 第50-51页 |
| ·相位调制器 | 第50页 |
| ·32 位4 级流水线累加器 | 第50页 |
| ·象限求补器 | 第50-51页 |
| ·符号求补器 | 第51页 |
| ·系统电路模块仿真 | 第51-52页 |
| ·系统模块的测试验证 | 第52-56页 |
| ·DDS 系统模块测试结果 | 第53-54页 |
| ·DDS 系统模块输出波形频谱分析 | 第54-56页 |
| 结论与展望 | 第56-58页 |
| 参考文献 | 第58-60页 |
| 致谢 | 第60-61页 |
| 附录 A(攻读学位期间所发表的学术论文目录) | 第61-62页 |
| 附录B(VHDL 程序清单) | 第62-72页 |