| 摘要 | 第1-5页 |
| Abstract | 第5-8页 |
| 第一章 绪论 | 第8-13页 |
| ·课题背景 | 第8页 |
| ·数字微波T/R 组件国内外发展动态 | 第8-12页 |
| ·国外发展动态 | 第8-10页 |
| ·国内发展动态 | 第10-12页 |
| ·本课题的研究意义及研究目标 | 第12页 |
| ·论文结构 | 第12-13页 |
| 第二章 数字微波T/R 组件的工作原理及性能指标 | 第13-28页 |
| ·直接数字频率合成技术的基本理论 | 第13-26页 |
| ·DDS(直接数字频率合成)的组成及原理 | 第13-15页 |
| ·DDS 的主要特点 | 第15-23页 |
| ·DDS 的频率扩展技术 | 第23-26页 |
| ·数字T/R 组件的基本理论 | 第26-27页 |
| ·数字T/R 组件的工作原理 | 第26页 |
| ·数字T/R 组件的主要特征 | 第26-27页 |
| ·数字T/R 组件的关键技术 | 第27-28页 |
| 第三章 数字微波T/R 组件的设计 | 第28-71页 |
| ·系统方案设计 | 第28-34页 |
| ·方案制定 | 第28-29页 |
| ·各级输出频率的分配 | 第29-30页 |
| ·频率步进的可行性 | 第30页 |
| ·移相范围和相位/幅度控制精度的可行性 | 第30-31页 |
| ·相位噪声及杂散的可行性 | 第31-33页 |
| ·器件的选择 | 第33-34页 |
| ·DDS 部分的设计 | 第34-47页 |
| ·DDS 芯片AD9910 | 第34-35页 |
| ·DDS 芯片的主要功能框图详解 | 第35-44页 |
| ·DDS 芯片的参考时钟选择 | 第44页 |
| ·AD9910 内置PLL 外部环路滤波器设置 | 第44-45页 |
| ·200MHz 带通滤波器设置 | 第45-47页 |
| ·DDS 输出放大倍频链的设计 | 第47-51页 |
| ·本振链部分的设计 | 第51-60页 |
| ·ADF4106 与hmc391 | 第51-52页 |
| ·分频数的计算 | 第52-53页 |
| ·PLL 的方案设定 | 第53-55页 |
| ·环路滤波器的设计 | 第55-57页 |
| ·本振链路的滤波器、功分器、放大器设计 | 第57-60页 |
| ·上下变频部分的设计 | 第60-66页 |
| ·上变频部分设计 | 第60-62页 |
| ·下变频部分设计 | 第62-66页 |
| ·FPGA 控制部分的设计 | 第66-69页 |
| ·FPGA 芯片 XC3S200 及其配置芯片 XCF01S | 第66-67页 |
| ·FPGA 配置电路设计 | 第67-69页 |
| ·晶振部分的设计 | 第69-71页 |
| 第四章 数字微波T/R 组件的实现和测试 | 第71-80页 |
| ·整体电路布局 | 第71-73页 |
| ·各功能模块布局 | 第71-72页 |
| ·腔体正面电路布局 | 第72-73页 |
| ·腔体背面电路布局 | 第73页 |
| ·数字微波T/R 组件测试 | 第73-80页 |
| ·数字微波T/R 组件测试系统 | 第73-74页 |
| ·晶振部分的电路实现 | 第74-75页 |
| ·DDS 输出信号频谱 | 第75-76页 |
| ·本振信号频谱 | 第76-77页 |
| ·数字微波T/R 组件输出信号频谱 | 第77页 |
| ·数字微波T/R 组件与DDS 输出幅相控制精度测试 | 第77-80页 |
| 第五章 结论 | 第80-82页 |
| 致谢 | 第82-83页 |
| 参考文献 | 第83-86页 |
| 攻硕期间取得的研究成果 | 第86-87页 |