| 第一章 绪论 | 第1-14页 |
| ·数字传输系统的组成 | 第8-9页 |
| ·差错控制系统和纠错码分类 | 第9-11页 |
| ·差错控制系统的分类 | 第9-10页 |
| ·纠错码的分类 | 第10-11页 |
| ·RS 码 | 第11-13页 |
| ·RS 码的产生及应用 | 第11-12页 |
| ·RS 码国内外发展状况 | 第12页 |
| ·RS 码的实现方式 | 第12-13页 |
| ·本文的主要研究工作 | 第13-14页 |
| 第二章 RS 码的编译码原理 | 第14-38页 |
| ·RS 码的理论基础 | 第14-16页 |
| ·BCH 码的定义 | 第14-15页 |
| ·RS 码的定义 | 第15-16页 |
| ·RS 码的编码原理 | 第16-18页 |
| ·N-K 级编码器 | 第16-17页 |
| ·K 级编码器 | 第17-18页 |
| ·RS 码的译码原理 | 第18-38页 |
| ·RS 码的一般译码算法 | 第18-23页 |
| ·RS 码的迭代译码算法 | 第23-31页 |
| ·钱(Chien)搜索 | 第31-32页 |
| ·错误值的计算 | 第32-36页 |
| ·RS 码的迭代译码步骤 | 第36-38页 |
| 第三章 基于FPGA 的硬件电路设计方法 | 第38-45页 |
| ·基本设计方法 | 第38-40页 |
| ·FPGA 设计流程 | 第40-43页 |
| ·ALTERA公司FPGA 及开发软件简介 | 第43-45页 |
| 第四章 RS(255,239)编码器的实现 | 第45-52页 |
| ·RS(255,239)码的设计参数 | 第45页 |
| ·RS(255,239)编码器的实现 | 第45-52页 |
| ·GF( 2~8 ) 有限域上的运算实现 | 第47-48页 |
| ·RS 编码器的输入、编码和输出模块的实现 | 第48页 |
| ·RS(255,239)的Verilog HDL 实现 | 第48-52页 |
| 第五章 RS(255,239)译码器的实现 | 第52-67页 |
| ·255 字节缓存器电路的实现 | 第52-55页 |
| ·伴随式计算电路的实现 | 第55-57页 |
| ·BM 算法求错误位置多项式Σ(X)电路的实现 | 第57-60页 |
| ·CHIEN搜索和纠错电路的实现 | 第60-64页 |
| ·RS(255,239)译码器的VERILOG HDL 实现 | 第64-67页 |
| 第六章 RS 译码器的改进 | 第67-80页 |
| ·码长可变RS 译码器的设计 | 第67-73页 |
| ·动态RS 译码器的设计 | 第73-80页 |
| 第七章 RS 码在车载无线通信中的应用 | 第80-98页 |
| ·课题背景 | 第80-81页 |
| ·系统功能要求 | 第81-82页 |
| ·地理位置分布特点 | 第81页 |
| ·数据流量分析 | 第81-82页 |
| ·车载通信单元系统 | 第82-83页 |
| ·无线收发模块硬件设计方案 | 第83-92页 |
| ·射频调制、解调模块 | 第84-85页 |
| ·并串、串并转换模块 | 第85-87页 |
| ·信源编码模块 | 第87页 |
| ·信道纠错编码译码模块 | 第87-89页 |
| ·帧同步模块 | 第89-92页 |
| ·无线收发模块上行下行信道的帧结构 | 第92-93页 |
| ·下行信道数据帧结构的设计 | 第92-93页 |
| ·上行信道数据帧结构的设计 | 第93页 |
| ·无线收发模块软件设计方案 | 第93-98页 |
| ·现场控制中心无线收发模块控制流程 | 第93-95页 |
| ·工程机械车载无线收发模块主控流程 | 第95-98页 |
| 结束语 | 第98-99页 |
| 参考文献 | 第99-104页 |
| 摘要 | 第104-109页 |
| ABSTRACT | 第109-115页 |
| 致谢 | 第115-116页 |
| 导师及作者简介 | 第116页 |