| 摘要 | 第1-4页 |
| Abstract | 第4-7页 |
| 第一章 绪论 | 第7-11页 |
| ·CPU的发展趋势 | 第7-8页 |
| ·CPU的发展状况 | 第8-9页 |
| ·国外CPU的发展 | 第8-9页 |
| ·国内CPU的发展 | 第9页 |
| ·本文的课题来源、研究目的及意义 | 第9-10页 |
| ·本文的主要工作及章节安排 | 第10-11页 |
| 第二章 指令系统分析 | 第11-19页 |
| ·指令系统概述 | 第11页 |
| ·精简指令系统(RISC)与复杂指令系统(CISC) | 第11-13页 |
| ·CISC指令系统的特点 | 第12页 |
| ·RISC指令系统的特点 | 第12-13页 |
| ·CPU的指令系统 | 第13-18页 |
| ·指令的类型及格式 | 第13-15页 |
| ·寻址方式 | 第15-18页 |
| ·本章小节 | 第18-19页 |
| 第三章 CPU的系统设计 | 第19-29页 |
| ·CPU的功能 | 第19页 |
| ·CPU的硬件结构特点 | 第19-20页 |
| ·CPU总体设计 | 第20-23页 |
| ·总体设计方案的拟定 | 第20-21页 |
| ·内部模块的划分 | 第21-23页 |
| ·CPU的基本电路模型 | 第23-27页 |
| ·本章小结 | 第27-29页 |
| 第四章 运算部件的设计 | 第29-45页 |
| ·运算部件的基本结构 | 第29页 |
| ·加法器的设计与实现 | 第29-36页 |
| ·各种加法器结构的分析 | 第30-31页 |
| ·加法器的电路实现 | 第31-36页 |
| ·移位部件的设计与实现 | 第36-37页 |
| ·乘法器的设计与实现 | 第37-39页 |
| ·除法器的设计与实现 | 第39-42页 |
| ·除法器原理 | 第39-40页 |
| ·除法器的设计 | 第40-42页 |
| ·状态寄存器PSW | 第42页 |
| ·本章小结 | 第42-45页 |
| 第五章 控制部件的设计 | 第45-59页 |
| ·控制部件的功能 | 第45-46页 |
| ·程序计数器PC | 第46-50页 |
| ·指令寄存器IR | 第50页 |
| ·指令译码器 | 第50-51页 |
| ·控制器 | 第51-57页 |
| ·硬布线控制与微程序控制方案的比较 | 第51页 |
| ·微程序控制器的设计 | 第51-57页 |
| ·本章小结 | 第57-59页 |
| 第六章 结束语 | 第59-61页 |
| 致谢 | 第61-63页 |
| 参考文献 | 第63-65页 |
| 在读期间的研究成果 | 第65-66页 |