基于DSP的心电监护关键技术研究
摘要 | 第1-4页 |
目录 | 第4-6页 |
第一章 绪论 | 第6-8页 |
1.1 引言 | 第6页 |
1.2 选题的意义 | 第6-7页 |
1.3 本文的主要研究内容 | 第7-8页 |
第二章 DSP系统整体设计方案 | 第8-18页 |
2.1 系统设计概述 | 第8-9页 |
2.2 DSP系统简介 | 第9-11页 |
2.2.1 DSP系统构成 | 第9页 |
2.2.2 DSP系统的特点 | 第9-10页 |
2.2.3 DSP系统的设计过程 | 第10-11页 |
2.3 DSP芯片的选择 | 第11-16页 |
2.3.1 DSP芯片简介 | 第11页 |
2.3.2 选择DSP芯片 | 第11-12页 |
2.3.3 TMS320VC5402的主要特性 | 第12-13页 |
2.3.4 TMS320VC5402的内部结构 | 第13-16页 |
2.4 其他主要芯片的选择 | 第16-17页 |
2.4.1 电源芯片的选择 | 第16页 |
2.4.2 存储芯片的选择 | 第16页 |
2.4.3 串口芯片的选择 | 第16-17页 |
2.4.4 控制逻辑芯片的选择 | 第17页 |
2.5 系统总体设计 | 第17-18页 |
第三章 系统硬件设计 | 第18-30页 |
3.1 硬件设计整体思路 | 第18页 |
3.2 电源电路 | 第18-19页 |
3.3 DSP系统的时钟电路和复位电路 | 第19-21页 |
3.4 FLASH的外围电路 | 第21页 |
3.4.1 SST39VF400周边电路设计 | 第21页 |
3.4.2 K9F2808周边电路设计 | 第21页 |
3.5 DSP外围电路设计 | 第21-23页 |
3.5.1 DSP内部存储器配置 | 第21-22页 |
3.5.2 DSP的仿真口设计 | 第22-23页 |
3.6 控制逻辑设计 | 第23页 |
3.6.1 时序匹配设计 | 第23页 |
3.6.2 实现一定的逻辑功能 | 第23页 |
3.7 外部扩展存储器 | 第23-25页 |
3.7.1 程序区(ROM)接口设计 | 第24-25页 |
3.7.2 数据区(RAM)接口设计 | 第25页 |
3.8 串口通信设计 | 第25-26页 |
3.9 高速电路板设计 | 第26-27页 |
3.10 系统硬件调试 | 第27-30页 |
第四章 固件设计 | 第30-54页 |
4.1 SST39VF400程序编程 | 第30-37页 |
4.1.1 VF400擦除 | 第30-32页 |
4.1.2 VF400编程 | 第32-34页 |
4.1.3 VF400读操作 | 第34-37页 |
4.2 K9F2808程序编程 | 第37-40页 |
4.2.1 K9F2808的写操作 | 第37页 |
4.2.2 K9F2808的读操作 | 第37-39页 |
4.2.3 K9F2808的擦除操作 | 第39页 |
4.2.4 K9F2808的失效块的检测 | 第39-40页 |
4.3 串口芯片TL16C550编程 | 第40-44页 |
4.3.1 TL16C550介绍 | 第40-41页 |
4.3.2 TL16C550的片内寄存器 | 第41-42页 |
4.3.3 TL16C550内部结构 | 第42页 |
4.3.4 软件设计 | 第42-44页 |
4.4 CPLD系统设计 | 第44-54页 |
4.4.1 MAX 7000S内部结构介绍 | 第44-49页 |
4.4.2 编程环境介绍 | 第49-50页 |
4.4.3 CPLD程序设计 | 第50-54页 |
第五章 应用程序设计 | 第54-60页 |
5.1 VB6.0中MSComm控件介绍 | 第54-55页 |
5.2 通信协议和硬件连接 | 第55页 |
5.3 VB程序编写 | 第55-60页 |
第六章 软件设计 | 第60-69页 |
6.1 引言 | 第60页 |
6.2 DSP集成开发环境CCS | 第60-61页 |
6.3 心电信号的自适应算法 | 第61-69页 |
6.3.1 自适应滤波器的引入和组成 | 第62-66页 |
6.3.2 算法的MATLA8仿真 | 第66-67页 |
6.3.3 程序编写 | 第67-69页 |
结束语 | 第69-70页 |
附图 | 第70-71页 |
攻读硕士期间发表论文 | 第71-72页 |
致谢 | 第72-73页 |
参考文献 | 第73-75页 |