一种新型速调管放大器激励源的研制
摘要 | 第1-5页 |
ABSTRACT | 第5-6页 |
目录 | 第6-9页 |
序言 | 第9-11页 |
第一章 概述 | 第11-16页 |
·速调管放大器的发展 | 第11-12页 |
·频率合成的概念及其发展 | 第12-14页 |
·频率合成技术近况及其展望 | 第14-16页 |
第二章 锁相环频率合成的基本原理及性能分析 | 第16-37页 |
·锁相环的基本原理 | 第16-18页 |
·鉴相器(PD) | 第16-17页 |
·压控振荡器 | 第17页 |
·环路滤波器(LF) | 第17-18页 |
·锁相环路的主要性能分析 | 第18-21页 |
·锁相环的线性相位分析 | 第18-20页 |
·锁相环路的捕获性能 | 第20-21页 |
·锁相环路的跟踪性能 | 第21页 |
·锁相环路的主要指标分析 | 第21-22页 |
·锁相环的相位噪声分析 | 第22-37页 |
·相位噪声的概念 | 第23-24页 |
·锁相环各部分的相位噪声分析 | 第24-31页 |
·锁相环系统的相位噪声分析 | 第31-37页 |
第三章 直接数字合成(DDS)的原理及应用 | 第37-50页 |
·直接数字合成(DDS)简介 | 第37-38页 |
·直接数字合成(DDS)的基本原理 | 第38-39页 |
·直接数字合成(DDS)的结构 | 第39-40页 |
·相位累加器 | 第39页 |
·正弦查询表ROM | 第39-40页 |
·数模转换器DAC | 第40页 |
·DDS 的频谱分析 | 第40-44页 |
·理想DDS 的条件及频谱 | 第41-43页 |
·DDS 实际输出频谱及杂散指标恶化来源 | 第43-44页 |
·直接数字合成(DDS)的性能特点及应用 | 第44-46页 |
·DDS 的性能特点 | 第44-45页 |
·DDS 的应用 | 第45-46页 |
·DDS 芯片介绍 | 第46-50页 |
·ADI 公司的DDS 产品AD98xx 系列 | 第46-48页 |
·Qualcomm 公司的DDS 芯片 | 第48-49页 |
·其他公司的DDS 芯片简介 | 第49-50页 |
第四章 低噪声放大器原理及设计 | 第50-59页 |
·匹配和偏置网络设计 | 第50-55页 |
·分离元件匹配网络 | 第50-51页 |
·匹配网络的带宽问题 | 第51-52页 |
·微带线匹配网络 | 第52-53页 |
·最大功率传输匹配和最佳噪声系数匹配 | 第53-54页 |
·放大器的偏置网络设计 | 第54-55页 |
·低噪声放大器设计方法 | 第55-57页 |
·匹配和偏置网络的具体实现考虑 | 第56-57页 |
·匹配网络的单向化设计方法 | 第57页 |
·放大器的稳定性及措施 | 第57-59页 |
第五章 速调管放大器激励源的设计与实现 | 第59-79页 |
·系统的主要技术指标 | 第59页 |
·系统方案设计与论证 | 第59-62页 |
·系统的原理框图及总体设计分析 | 第59-61页 |
·系统的可行性分析 | 第61-62页 |
·速调管放大器激励源的系统实现 | 第62-76页 |
·2350MHz-2650MHz 跳频源模块 | 第62-65页 |
·DDS 扫频与调制脉冲处理模块 | 第65-66页 |
·滤波器的选型 | 第66-70页 |
·混频器的选型 | 第70-71页 |
·1GHz 参考源的选型 | 第71页 |
·隔离器的选型 | 第71页 |
·低噪声放大器的设计 | 第71-74页 |
·系统控制模块的设计 | 第74-76页 |
·系统整机测试结果 | 第76页 |
·系统设计与调试中应该注意的问题 | 第76-79页 |
结束语 | 第79-80页 |
致谢 | 第80-81页 |
参考文献 | 第81-83页 |
附录 | 第83-87页 |
个人简历 | 第87页 |