第一章 引言 | 第1-10页 |
1.1 课题来源 | 第7页 |
1.2 课题应用意义 | 第7-8页 |
1.3 该领域国内外动态 | 第8-9页 |
1.4 本文的主要工作 | 第9-10页 |
第二章 系统方案 | 第10-18页 |
2.1 Ka波段300Mbps星载数传终端总体方案 | 第10页 |
2.2 调制解调器性能指标要求 | 第10-11页 |
2.3 调制解调技术方案论证 | 第11-17页 |
2.3.1 调制解调方式选择 | 第11-14页 |
2.3.2 针对高速数传的解决方案 | 第14-17页 |
2.4 论文工作计划 | 第17-18页 |
第三章 射频电路 | 第18-44页 |
3.1 Ka波段四次谐波混频器 | 第19-33页 |
3.1.1 谐波混频器的工作原理 | 第19-23页 |
3.1.1.1 非线性器件反向并联连接的谐波特性 | 第20-21页 |
3.1.1.2 反向二极管对的混频原理 | 第21-23页 |
3.1.2 谐波混频器的设计 | 第23-33页 |
3.1.2.1 谐波混频器的初始设计及测试结果 | 第23-30页 |
3.1.2.2 谐波混频器的改进设计及测试结果 | 第30-33页 |
3.2 Wilkinson功率分配/合成器及分支线定向耦合器 | 第33-38页 |
3.2.1 Wilkinson功率分配/合成器 | 第33-37页 |
3.2.1.1 功率分配/合成器的仿真 | 第35-36页 |
3.2.1.2 功率分配/合成器的实现及测试结果 | 第36-37页 |
3.2.2 分支线定向耦合器 | 第37-38页 |
3.3 K波段宽频带检波器 | 第38-44页 |
3.3.1 宽频带检波器的设计 | 第38-42页 |
3.3.1.1 检波器常用等效电路法设计 | 第38-39页 |
3.3.1.2 检波器的CAD设计 | 第39-42页 |
3.3.2 宽频带检波器的实现及测试结果 | 第42-44页 |
第四章 调制、解调简化验证 | 第44-60页 |
4.1 CPLD器件及其开发系统介绍 | 第45-47页 |
4.2 数字电路及逻辑控制 | 第47-52页 |
4.2.1 生成测试用m系列码元 | 第47-49页 |
4.2.2 串/并变换和并/串变换 | 第49-51页 |
4.2.3 差分编、译码 | 第51-52页 |
4.3 调制解调系统仿真及抽样判决 | 第52-56页 |
4.4 电路实现及验证结果 | 第56-60页 |
第五章 数字信号处理及电路 | 第60-78页 |
5.1 FPGA器件及其开发系统介绍 | 第60-63页 |
5.2 基带成形滤波 | 第63-73页 |
5.2.1 奈奎斯特第一准则及升余弦滚降信号 | 第63-67页 |
5.2.2 FIR滤波器的设计 | 第67-69页 |
5.2.3 适合于硬件实现的基带成形滤波器算法讨论 | 第69-70页 |
5.2.4 FIR滤波器的FPGA实现 | 第70-73页 |
5.3 调制误差自适应补偿 | 第73-78页 |
第六章 结论 | 第78-79页 |
主要参考文献 | 第79-81页 |
致谢 | 第81-82页 |