100MHz数字存储示波器型号样机研制
第1章 引言 | 第1-13页 |
1.1 数字存储示波器的特点 | 第8-9页 |
1.2 数字存储示波器的分类 | 第9-10页 |
1.3 数字示波器的发展现状 | 第10-11页 |
1.4 课题的主要工作 | 第11-13页 |
第2章 粗细插内插器的设计 | 第13-21页 |
2.1 内插器原理 | 第13-15页 |
2.2 时间扩展电路: | 第15-16页 |
2.3 细插电路校准: | 第16-18页 |
2.4 随机性的保证 | 第18-21页 |
第3章 时基电路的设计 | 第21-29页 |
3.1 时钟分频电路设计的思想及要求 | 第21-23页 |
3.2 时钟分频电路的原理 | 第23-26页 |
3.2.1 四分频电路 | 第23-24页 |
3.2.2 分频计数器 | 第24-25页 |
3.2.3 时钟输出选择电路 | 第25-26页 |
3.3 地址产生电路 | 第26-29页 |
第4章 波形捕获控制及数据采集模块 | 第29-37页 |
4.1 波形捕获控制流程: | 第29-31页 |
4.1.1 触发选择电路: | 第29页 |
4.1.2 超前/滞后捕获控制 | 第29-31页 |
4.2 数据采集模块: | 第31-37页 |
4.2.1 A/D模数转换器的性能特点 | 第31-34页 |
4.2.2 误差分析 | 第34-37页 |
第5章 主、次接口电路 | 第37-41页 |
5.1 主接口: | 第37-39页 |
5.2 次接口: | 第39-41页 |
第6章 电磁兼容性设计 | 第41-45页 |
6.1 噪声类型及耦合原理 | 第41-42页 |
6.2 相应策略 | 第42-45页 |
6.2.1 布局: | 第42页 |
6.2.2 共阻抗耦合的考虑 | 第42-43页 |
6.2.3 ΔI噪声电流和瞬态负载电流 | 第43-44页 |
6.2.4 辐射耦合途径的抑制 | 第44页 |
6.2.5 阻抗匹配和传输线的设计 | 第44-45页 |
第7章 底层库函数 | 第45-52页 |
7.1 数据接口定义: | 第45-48页 |
7.2 主要底层功能函数 | 第48-52页 |
结论 | 第52-53页 |
参考文献 | 第53-54页 |
致谢 | 第54页 |