双通道数字接收机的设计与实现
| 摘要 | 第1-6页 |
| ABSTRACT | 第6-10页 |
| 第1章 绪论 | 第10-15页 |
| ·研究背景 | 第10-11页 |
| ·国内外数字接收机的发展现状 | 第11-13页 |
| ·本文的主要工作 | 第13页 |
| ·本文的主要内容 | 第13-15页 |
| 第2章 中频数字接收机的基本理论 | 第15-30页 |
| ·侦察接收机通信接收机之间的区别 | 第15-16页 |
| ·采样定理 | 第16-19页 |
| ·Nyquist采样定理 | 第16-17页 |
| ·带通采样定理 | 第17-19页 |
| ·数字下变频技术 | 第19-24页 |
| ·正交变换的基本原理 | 第19-22页 |
| ·I信道与Q信道的不平衡性 | 第22-24页 |
| ·数字滤波器设计 | 第24-29页 |
| ·积分梳状(CIC)滤波器 | 第24-27页 |
| ·半带滤波器 | 第27-29页 |
| ·本章小结 | 第29-30页 |
| 第3章 中频数字接收机的系统结构设计 | 第30-44页 |
| ·设计方案的选择 | 第30-32页 |
| ·应用ADC直接在射频端进行模数变换方案 | 第30页 |
| ·零中频方案 | 第30-31页 |
| ·宽带中频数字化方案 | 第31-32页 |
| ·系统设计方案选择 | 第32页 |
| ·中频数字接收机系统方案设计 | 第32-33页 |
| ·系统设计要求 | 第32页 |
| ·系统框图及功能详解 | 第32-33页 |
| ·元器件的选择 | 第33-43页 |
| ·FPGA的选择 | 第33-37页 |
| ·A/D采样芯片的选择 | 第37-41页 |
| ·其他元器件的选择 | 第41-43页 |
| ·本章小结 | 第43-44页 |
| 第4章 系统硬件设计与实现 | 第44-61页 |
| ·系统电源设计 | 第44-48页 |
| ·FPGA电源设计 | 第44-46页 |
| ·AD9230电源设计 | 第46-48页 |
| ·时钟电源设计 | 第48页 |
| ·时钟电路设计 | 第48-50页 |
| ·AD外围电路设计 | 第50-52页 |
| ·变压器电路设计 | 第50-51页 |
| ·运算放大器电路设计 | 第51-52页 |
| ·FPGA及其外围电路设计 | 第52-57页 |
| ·FPGA与AD9230的连接 | 第52-53页 |
| ·FPGA配置电路设计 | 第53-57页 |
| ·接口电路设计 | 第57页 |
| ·电路板设计 | 第57-60页 |
| ·FPGA电路 | 第57-58页 |
| ·ADC电路 | 第58-59页 |
| ·电源电路 | 第59页 |
| ·时钟电路 | 第59-60页 |
| ·其它设计注意事项 | 第60页 |
| ·本章小结 | 第60-61页 |
| 第5章 数字接收机的FPGA程序设计 | 第61-73页 |
| ·FPGA设计流程 | 第61-63页 |
| ·FPGA内部总体电路结构 | 第63-64页 |
| ·需要完成的功能 | 第63页 |
| ·电路结构图 | 第63-64页 |
| ·FPGA内部各功能模块的实现 | 第64-72页 |
| ·芯片配置模块 | 第64-66页 |
| ·混频电路设计 | 第66-67页 |
| ·FIR滤波电路 | 第67-69页 |
| ·相位提取电路 | 第69-72页 |
| ·本章小结 | 第72-73页 |
| 第6章 硬件调试及系统测试 | 第73-83页 |
| ·系统硬件测试 | 第73-78页 |
| ·电源及时钟等电路的测试 | 第73-75页 |
| ·FPGA部分的测试 | 第75页 |
| ·AD9230部分的测试 | 第75-78页 |
| ·系统功能测试 | 第78-82页 |
| ·测试工具(SignalTap Ⅱ)简介 | 第78-79页 |
| ·测试方法 | 第79-80页 |
| ·系统测试 | 第80-82页 |
| ·本章小结 | 第82-83页 |
| 结论 | 第83-84页 |
| 参考文献 | 第84-87页 |
| 攻读硕士学位期间发表的论文和取得的科研成果 | 第87-88页 |
| 致谢 | 第88-89页 |
| 附录 | 第89页 |