RS-BCH级联编译码器的设计与实现
| 摘要 | 第1-4页 |
| Abstract | 第4-9页 |
| 第1章 绪论 | 第9-15页 |
| ·问题的提出及研究意义 | 第9-12页 |
| ·问题的提出 | 第9-11页 |
| ·研究意义 | 第11-12页 |
| ·发展现状及趋势 | 第12-14页 |
| ·本文的研究目标及主要内容 | 第14页 |
| ·本文的研究目标 | 第14页 |
| ·本文研究的主要内容 | 第14页 |
| ·本文的创新点 | 第14-15页 |
| 第2章 光通信系统的信道分析与建模 | 第15-20页 |
| ·光通信系统中的噪声介绍 | 第15-18页 |
| ·发射机产生的噪声 | 第15页 |
| ·光纤中的噪声 | 第15-16页 |
| ·ASE噪声 | 第16-17页 |
| ·接收机的噪声 | 第17-18页 |
| ·信道噪声分析与信道模型建立 | 第18-20页 |
| ·信道噪声分析 | 第18页 |
| ·信道模型建立 | 第18-20页 |
| 第3章 循环码编译码原理与RS-BCH码理论分析 | 第20-30页 |
| ·纠错编码的代数基础 | 第20-22页 |
| ·群的定义 | 第20-21页 |
| ·环的定义 | 第21页 |
| ·域的定义 | 第21-22页 |
| ·多项式 | 第22页 |
| ·编译码原理 | 第22-26页 |
| ·线性分组码 | 第22-23页 |
| ·循环码的编译码原理 | 第23-26页 |
| ·RS-BCH级联编码的理论分析 | 第26-30页 |
| ·纠错能力 | 第26页 |
| ·误码率的计算 | 第26-28页 |
| ·纠错性能的仿真 | 第28-29页 |
| ·性能分析 | 第29-30页 |
| 第4章 RS-BCH编译码器的电路实现 | 第30-65页 |
| ·RS-BCH在G.709中的编码方法 | 第30-32页 |
| ·G.709中标准FEC帧结构 | 第30页 |
| ·RS(1023,1007)编码方法 | 第30-31页 |
| ·BCH(2047,1959)编码方法 | 第31-32页 |
| ·编码器的电路实现 | 第32-41页 |
| ·编码器的总体方案 | 第32-33页 |
| ·RS编码模块的实现 | 第33-37页 |
| ·BCH编码模块的实现 | 第37-40页 |
| ·编码控制模块的实现 | 第40-41页 |
| ·译码器的电路实现 | 第41-42页 |
| ·译码器的总体实现 | 第41-42页 |
| ·BCH译码模块的实现 | 第42-54页 |
| ·RS译码模块的实现 | 第54-65页 |
| 第5章 仿真与结论 | 第65-71页 |
| ·仿真方案 | 第65-67页 |
| ·仿真平台的介绍 | 第65-66页 |
| ·仿真方法 | 第66-67页 |
| ·仿真结果 | 第67-70页 |
| ·RS编码模块的仿真结果 | 第67-68页 |
| ·BCH编码模块的仿真结果 | 第68页 |
| ·BCH译码模块的仿真结果 | 第68-69页 |
| ·RS译码模块的仿真结果 | 第69-70页 |
| ·结论 | 第70-71页 |
| 第6章 总结与展望 | 第71-72页 |
| 参考文献 | 第72-74页 |
| 致谢 | 第74-75页 |
| 附录1 攻读硕士学位期间发表的论文 | 第75-76页 |
| 附录2 主要英文缩写语对照表 | 第76页 |