基于通用短波通信硬件平台的差分跳频通信基带设备的实现技术研究
中文摘要 | 第1-5页 |
Abstract | 第5-14页 |
第一章 前言 | 第14-21页 |
·软件无线电的介绍 | 第14-17页 |
·软件无线电产生的背景 | 第14-15页 |
·软件无线电核心思想 | 第15-16页 |
·软件无线电基本结构和等级划分 | 第16-17页 |
·软件无线电研究现状 | 第17-18页 |
·软件无线电技术在短波通信中的应用 | 第18-19页 |
·本课题研究内容及章节安排 | 第19-21页 |
第二章 通用短波通信平台的硬件设计方案 | 第21-40页 |
·基于软件无线电的硬件平台方案 | 第21-30页 |
·硬件平台的框架的选择 | 第21-23页 |
·硬件平台模块的功能划分 | 第23-25页 |
·硬件平台的芯片选型 | 第25-30页 |
·通用平台的硬件接口设计 | 第30-36页 |
·硬件平台与用户终端接口设计 | 第31页 |
·FPGA 与DSP 接口设计 | 第31-32页 |
·双片DSP 之间的接口设计 | 第32页 |
·DSP1 与FLASH 的接口设计 | 第32-33页 |
·S3C2442 与FPGA 的接口设计 | 第33-34页 |
·S3C2442 芯片的外部接口设计 | 第34-36页 |
·基于平台的系统代码加载方案设计 | 第36-39页 |
·硬件连接说明 | 第37页 |
·双片DSP 的加载 | 第37-38页 |
·FPGA 的配置 | 第38页 |
·WinCE 操作系统内核的加载 | 第38-39页 |
·本章小结 | 第39-40页 |
第三章 差分跳频通信基带设备的软件设计 | 第40-78页 |
·差分跳频技术的原理 | 第40-42页 |
·差分跳频通信技术的特点 | 第42-43页 |
·差分跳频通信系统的模型和总体结构 | 第43-45页 |
·系统发射机模型 | 第44-45页 |
·系统接收机模型 | 第45页 |
·差分跳频通信基带设计的物理层算法实现 | 第45-56页 |
·基于DDS 的跳频信号的产生 | 第46-49页 |
·频率序列编、译码算法的实现 | 第49-53页 |
·差分跳频同步技术的实现 | 第53-56页 |
·差分跳频基带设计的组网算法实现 | 第56-72页 |
·差分跳频组网方式的选择 | 第57-58页 |
·MAC 帧结构设计 | 第58-61页 |
·差分跳频组网发送部分的算法实现 | 第61-67页 |
·差分跳频组网接收部分的算法实现 | 第67-72页 |
·基于平台的软件结构划分 | 第72-77页 |
·ARM 系统软件结构 | 第73-75页 |
·DSP1 系统软件结构 | 第75-76页 |
·DSP2 系统软件结构 | 第76-77页 |
·本章小结 | 第77-78页 |
第四章 差分跳频通信基带设备的接口通信设计 | 第78-85页 |
·系统发射部分的接口通信设计方案 | 第78-79页 |
·系统接收部分的接口通信设计方案 | 第79-82页 |
·系统参数传递的接口通信设计方案 | 第82-84页 |
·本章小结 | 第84-85页 |
第五章 差分跳频通信基带设备的实验 | 第85-96页 |
·差分跳频通信基带设备实验简介 | 第85页 |
·差分跳频通信基带设备的功能级实验 | 第85-93页 |
·系统IRQ 中断测试 | 第85-86页 |
·DDS 的性能测试 | 第86-88页 |
·通信接口的测试 | 第88-92页 |
·用户代码加载过程测试 | 第92-93页 |
·差分跳频通信基带设备调试中的问题与解决 | 第93-95页 |
·TS201 的加载问题 | 第93-94页 |
·TS201 链路口通信问题 | 第94页 |
·ARM 芯片调试问题 | 第94-95页 |
·本章小结 | 第95-96页 |
第六章 结论 | 第96-97页 |
·本文贡献与结论 | 第96页 |
·下一步的研究工作 | 第96-97页 |
致谢 | 第97-98页 |
参考文献 | 第98-101页 |
个人简历 | 第101页 |
攻读硕士学位期间的研究成果 | 第101-102页 |