流水线ADC中采样保持电路的研究与设计
摘要 | 第1-6页 |
ABSTRACT | 第6-7页 |
致谢 | 第7-12页 |
第一章 绪论 | 第12-16页 |
·研究背景 | 第12-13页 |
·目前的研究现状和进展 | 第13-14页 |
·研究范围和主要内容 | 第14-16页 |
第二章 采样保持电路基本理论分析及主要设计考虑 | 第16-35页 |
·采样方法 | 第16-17页 |
·采样保持器的性能指标 | 第17-18页 |
·采样保持电路结构分析及选择 | 第18-22页 |
·开环结构 | 第18页 |
·闭环结构 | 第18-22页 |
·采样开关 | 第22-30页 |
·MOS 开关简介 | 第22-23页 |
·MOS 开关非理想因素的分析 | 第23-30页 |
·采保运放的设计 | 第30-35页 |
·运算放大器的性能参数 | 第31页 |
·几种运放的结构比较 | 第31-33页 |
·偏置的设计考虑 | 第33页 |
·共模负反馈电路设计 | 第33-35页 |
第三章 采样保持电路的设计与实现 | 第35-59页 |
·采样保持电路的整体设计 | 第35-37页 |
·采样保持电路各模块设计 | 第37-54页 |
·开关电容的选取 | 第37-38页 |
·栅压自举开关的设计与仿真 | 第38-41页 |
·采样保持放大器的设计与仿真 | 第41-48页 |
·偏置电路的设计 | 第48-50页 |
·共模负反馈电路的设计 | 第50-54页 |
·采样保持电路总体仿真 | 第54-56页 |
·采样保持模块版图实现 | 第56-59页 |
·版图设计基本原则 | 第56页 |
·采样保持模块版图实现 | 第56-59页 |
第四章 时钟产生电路的设计与仿真 | 第59-62页 |
·时钟产生电路的设计 | 第59-60页 |
·时钟产生电路的仿真 | 第60-62页 |
第五章 总结与展望 | 第62-63页 |
参考文献 | 第63-66页 |
攻读硕士学位期间发表的论文 | 第66-67页 |