基于射频的无线通信系统的设计
致谢 | 第1-5页 |
摘要 | 第5-6页 |
ABSTRACT | 第6-9页 |
第1章 绪论 | 第9-13页 |
·无线局域网的发展现状 | 第9-11页 |
·项目的背景意义 | 第11页 |
·项目介绍及本人的主要工作 | 第11-13页 |
第2章 无线通信相关理论 | 第13-37页 |
·信道编解码 | 第13-25页 |
·RS编解码 | 第14-18页 |
·RS(255,223)编码 | 第15-16页 |
·RS(255,223)解码 | 第16-18页 |
·交织 | 第18-21页 |
·扰码 | 第21-22页 |
·帧同步 | 第22-25页 |
·64_(QAM)调制 | 第25-32页 |
·64 QAM映射 | 第26-28页 |
·半带内插滤波器 | 第28-29页 |
·升余弦滚降滤波器 | 第29-31页 |
·数字控制振荡器 | 第31-32页 |
·64QAM解调 | 第32-37页 |
·码元同步 | 第34-37页 |
第3章 硬件设计 | 第37-51页 |
·FPGA模块 | 第37-40页 |
·XC3SD3400A | 第38-39页 |
·XC3SD3400A配置 | 第39-40页 |
·时钟生成模块 | 第40-42页 |
·A/D转换模块 | 第42-43页 |
·D/A转换模块 | 第43-45页 |
·微控制器模块 | 第45页 |
·复位模块 | 第45-46页 |
·电源模块 | 第46-48页 |
·音频采集模块 | 第48-49页 |
·PCB图设计 | 第49-51页 |
第4章 VERILOG HDL实现及仿真 | 第51-66页 |
·RS(255,223)模块 | 第51-55页 |
·RS(255,223)编码模块 | 第51-54页 |
·RS(255,223)解码模块 | 第54-55页 |
·交织模块 | 第55-57页 |
·扰码模块 | 第57-58页 |
·帧同步 | 第58-59页 |
·64 QAM调制模块 | 第59-64页 |
·64 QAM解调 | 第64-66页 |
第5章 总结与展望 | 第66-67页 |
参考文献 | 第67-71页 |
科研成果 | 第71页 |