摘要 | 第1-4页 |
Abstract | 第4-10页 |
第1章 绪论 | 第10-13页 |
·引言 | 第10-11页 |
·研究背景 | 第11页 |
·研究的意义和目的 | 第11-12页 |
·论文组织 | 第12-13页 |
第2章 硬件系统模拟技术研究综述 | 第13-24页 |
·硬件系统模拟技术介绍 | 第13-16页 |
·硬件系统模拟技术概念 | 第13页 |
·硬件系统模拟技术发展和特点 | 第13-16页 |
·ISS模拟技术研究分析 | 第16-19页 |
·ISS模拟技术发展现状 | 第16-17页 |
·ISS典型模拟技术分析 | 第17-19页 |
·各个模拟器的特点比较 | 第19-23页 |
·本章小结 | 第23-24页 |
第3章 基于V850E/MS1体系的模拟框架 | 第24-40页 |
·NEC公司介绍 | 第24页 |
·V850处理器介绍 | 第24-27页 |
·V850处理器发展 | 第24-25页 |
·V850处理器特点 | 第25-27页 |
·V850E/MS1分析 | 第27-34页 |
·为什么选择V850E/MS1处理器 | 第27-29页 |
·V850E/MS1处理器结构分析 | 第29-34页 |
·V850E/MS1模拟器框架研究与设计 | 第34-38页 |
·设计目标和实现思路 | 第34-35页 |
·总体设计架构 | 第35-38页 |
·本章小结 | 第38-40页 |
第4章 V850E/MS1内核模拟技术 | 第40-52页 |
·CPU内核模拟技术的研究与实现 | 第40页 |
·指令集模拟的研究与实现 | 第40-46页 |
·V850E指令集研究和建模 | 第40-42页 |
·V850E指令集模拟的研究 | 第42-46页 |
·V850E/MS1存储系统模拟的研究 | 第46-47页 |
·存储系统建模 | 第46-47页 |
·存储系统实现 | 第47页 |
·中断系统模拟的研究 | 第47-51页 |
·V850E/MS1中断系统的研究 | 第47-49页 |
·V850E/MS1中断系统的模拟实现 | 第49-51页 |
·本章小结 | 第51-52页 |
第5章 V850E/MS1外设模拟技术 | 第52-61页 |
·外设模拟机制 | 第52页 |
·计时器模拟的研究 | 第52-56页 |
·V850E/MS1计时器的研究 | 第52-54页 |
·V850E/MS1计时器的模拟实现 | 第54-56页 |
·串口模拟的研究 | 第56-60页 |
·V850E/MS1串口的研究 | 第56-58页 |
·V850E/MS1串口的模拟实现 | 第58-60页 |
·本章小结 | 第60-61页 |
第6章 V850E/MS1硬件系统模拟器的实现与测试 | 第61-67页 |
·功能测试分析 | 第61-62页 |
·性能分析 | 第62-64页 |
·速度测试与分析 | 第62-63页 |
·精确度测试与分析 | 第63-64页 |
·V850E/MS1硬件模拟器应用 | 第64-66页 |
·V850E/MS1集成开发环境介绍 | 第64-65页 |
·V850E/MS1模拟器实现展示 | 第65-66页 |
·本章小结 | 第66-67页 |
第7章 总结与展望 | 第67-69页 |
·总结 | 第67-68页 |
·展望 | 第68-69页 |
参考文献 | 第69-72页 |
攻读硕士学位期间主要的研究成果 | 第72-73页 |
致谢 | 第73页 |