多通道干扰机控制系统设计
摘要 | 第4-5页 |
Abstract | 第5页 |
1 绪论 | 第9-14页 |
1.1 研究背景及意义 | 第9-11页 |
1.2 国内外研究现状 | 第11-12页 |
1.3 主要研究内容与结构安排 | 第12-14页 |
1.3.1 主要研究内容 | 第12-13页 |
1.3.2 结构安排 | 第13-14页 |
2 方案设计 | 第14-28页 |
2.1 基带信号方案设计 | 第14-17页 |
2.1.1 干扰方式选择 | 第14-15页 |
2.1.2 调制方式选择 | 第15-17页 |
2.2 嵌入式系统方案设计 | 第17-24页 |
2.2.1 开发平台选择 | 第18-20页 |
2.2.2 操作系统选择 | 第20-24页 |
2.3 系统架构设计 | 第24-27页 |
2.4 本章小结 | 第27-28页 |
3 硬件平台 | 第28-53页 |
3.1 上位机控制系统硬件平台 | 第28-29页 |
3.2 嵌入式系统硬件平台架构设计 | 第29-30页 |
3.3 处理器模块电路设计 | 第30-32页 |
3.4 存储模块电路设计 | 第32-37页 |
3.4.1 DDR模块 | 第32-34页 |
3.4.2 Flash模块 | 第34-36页 |
3.4.3 EEPROM模块 | 第36-37页 |
3.5 通信模块电路设计 | 第37-41页 |
3.5.1 网口通信模块 | 第37-40页 |
3.5.2 串口通信模块 | 第40-41页 |
3.6 功能模块电路设计 | 第41-47页 |
3.6.1 AD9361模块 | 第41-45页 |
3.6.2 功放控制模块 | 第45-47页 |
3.7 其他模块电路设计 | 第47-52页 |
3.7.1 电源模块 | 第47-50页 |
3.7.2 时钟模块 | 第50-51页 |
3.7.3 JTAG模块 | 第51-52页 |
3.8 本章小结 | 第52-53页 |
4 软件设计 | 第53-94页 |
4.1 软件架构设计 | 第53页 |
4.2 上位机控制系统 | 第53-65页 |
4.2.1 Socket模块 | 第55页 |
4.2.2 界面操作模块 | 第55-58页 |
4.2.3 XML模块 | 第58-59页 |
4.2.4 参数配置模块 | 第59-63页 |
4.2.5 在线升级模块 | 第63-65页 |
4.3 嵌入式控制系统 | 第65-86页 |
4.3.1 底层抽象层 | 第66-70页 |
4.3.2 应用层 | 第70-86页 |
4.4 数字基带控制系统 | 第86-93页 |
4.4.1 AXI驱动模块 | 第87-91页 |
4.4.2 功放告警模块 | 第91页 |
4.4.3 数字基带板模块 | 第91-93页 |
4.5 本章小结 | 第93-94页 |
5 实验及测试 | 第94-108页 |
5.1 室内测试 | 第94-106页 |
5.1.1 异常测试 | 第94-96页 |
5.1.2 性能测试 | 第96-97页 |
5.1.3 功能测试 | 第97-106页 |
5.2 外场测试 | 第106-107页 |
5.3 本章小结 | 第107-108页 |
6 总结与展望 | 第108-110页 |
6.1 总结 | 第108页 |
6.2 展望 | 第108-110页 |
参考文献 | 第110-113页 |
附录A 嵌入式系统硬件平台 | 第113-114页 |
附录B 参数配置模块通信协议 | 第114-117页 |
附录C 在线升级模块通信协议 | 第117-118页 |
附录D AD9361的寄存器参数 | 第118-127页 |
附录E FIR滤波器参数 | 第127-129页 |
攻读硕士学位期间发表论文及科研成果 | 第129-130页 |
致谢 | 第130-131页 |