应用于光瞄成像的图像预处理系统设计
摘要 | 第6-7页 |
abstract | 第7页 |
第1章 绪论 | 第10-13页 |
1.1 光瞄系统的发展与现状 | 第10页 |
1.2 研究的目的与意义 | 第10-11页 |
1.3 本文主要工作内容 | 第11-13页 |
第2章 系统概述 | 第13-18页 |
2.1 硬件系统概述 | 第13-14页 |
2.2 软件系统概述 | 第14-18页 |
第3章 硬件设计 | 第18-47页 |
3.1 视频数据的采集 | 第18-30页 |
3.1.1 NTSC、SECAM、PAL协议 | 第18页 |
3.1.2 ITU-RBT656协议 | 第18-21页 |
3.1.3 TW2867 | 第21-22页 |
3.1.4 Camera—Link协议 | 第22-28页 |
3.1.5 相机端口所使用的相应芯片 | 第28-30页 |
3.2 现场可编程门阵列FPGA简介 | 第30-34页 |
3.3 数据缓存 | 第34-38页 |
3.3.1 DDR2 | 第34-37页 |
3.3.2 SRAM | 第37-38页 |
3.4 视频输出 | 第38-40页 |
3.4.1 VGA输出 | 第39页 |
3.4.2 ADV7123 | 第39-40页 |
3.5 通讯部分 | 第40-42页 |
3.6 辅助处理器 | 第42-44页 |
3.7 预留端口 | 第44页 |
3.8 供电部分 | 第44-45页 |
3.9 综合布线 | 第45-47页 |
第4章 算法与实现 | 第47-70页 |
4.1 视频算法预仿真 | 第47-54页 |
4.1.1 图像增强 | 第47-50页 |
4.1.2 几何缩放 | 第50-54页 |
4.2 视频算法实现 | 第54-68页 |
4.2.1 数据转换 | 第54-55页 |
4.2.2 帧选与截幅 | 第55-56页 |
4.2.3 输入缓存 | 第56-57页 |
4.2.4 串行、并行转换 | 第57-61页 |
4.2.5 图像增强 | 第61-63页 |
4.2.6 几何缩放 | 第63-64页 |
4.2.7 输出缓存 | 第64-65页 |
4.2.8 十字丝标定 | 第65-66页 |
4.2.9 时序发生器 | 第66-68页 |
4.3 通讯与系统管理 | 第68-70页 |
第5章 系统测试 | 第70-73页 |
结论 | 第73-74页 |
参考文献 | 第74-77页 |
攻读硕士学位期间发表的论文和获得的科研成果 | 第77-78页 |
致谢 | 第78-79页 |