首页--工业技术论文--无线电电子学、电信技术论文--通信论文--通信理论论文--信号处理论文

高速信号处理存储传输一体化硬件平台设计与实现

摘要第5-6页
ABSTRACT第6页
第一章 绪论第17-21页
    1.1 研究背景及意义第17-19页
    1.2 研究内容与安排第19-21页
第二章 高速信号处理板关键技术现状第21-27页
    2.1 引言第21页
    2.2 板级电源架构第21-22页
        2.2.1 分布式电源第21页
        2.2.2 中间总线电源第21-22页
    2.3 板级时钟技术第22-24页
    2.4 高速总线技术第24-26页
        2.4.1 片内总线第24页
        2.4.2 片间总线第24-25页
        2.4.3 板间总线第25-26页
    2.5 小结第26-27页
第三章 高速信号处理板需求分析第27-32页
    3.1 引言第27页
    3.2 系统功能需求第27-30页
        3.2.1 接.需求第28-29页
        3.2.2 时钟需求第29页
        3.2.3 控制及管理需求第29-30页
    3.3 系统性能需求第30-31页
        3.3.1 资源及处理能力需求第30页
        3.3.2 时钟性能需求第30-31页
        3.3.3 工作环境需求第31页
    3.4 小结第31-32页
第四章 高速信号处理板总体设计第32-52页
    4.1 引言第32页
    4.2 系统硬件架构第32-40页
        4.2.1 模块间数据流向关系第33-34页
        4.2.2 模块间控制关系第34-36页
        4.2.3 系统时钟方案第36-37页
        4.2.4 辅助功能模块第37-40页
    4.3 核心器件的选型第40-46页
        4.3.1 config FPGA第40-42页
        4.3.2 主FPGA第42-43页
        4.3.3 OCXO第43页
        4.3.4 存储器第43-45页
        4.3.5 以太网PHY第45-46页
        4.3.6 USB3.0 控制器第46页
    4.4 板卡结构第46-47页
    4.5 整板功耗评估第47-49页
    4.6 散热设计第49-51页
    4.7 小结第51-52页
第五章 高速信号处理板具体实现第52-92页
    5.1 引言第52页
    5.2 主控模块实现第52-58页
        5.2.1 config FPGA的配置第52-54页
        5.2.2 config FPGA的I/O设计第54-56页
        5.2.3 复位控制第56-58页
    5.3 信号处理模块实现第58-65页
        5.3.1 主FPGA的配置第58-61页
        5.3.2 主FPGA的I/O设计第61-65页
    5.4 信号存储模块实现第65-68页
        5.4.1 DDR2第65-66页
        5.4.2 DDR3第66-68页
    5.5 信号传输模块实现第68-72页
        5.5.1 USB3.0第68-71页
        5.5.2 QSFP+光模块第71-72页
    5.6 以太网模块实现第72-75页
    5.7 时钟模块实现第75-81页
        5.7.1 时钟产生电路第75-78页
        5.7.2 时钟分配电路第78-81页
    5.8 电源模块实现第81-86页
        5.8.1 电源芯片选型第81-83页
        5.8.2 电源架构第83-84页
        5.8.3 开关机设计第84-85页
        5.8.4 上电时序控制第85-86页
    5.9 信号板PCB实现第86-91页
        5.9.1 层叠结构第87-88页
        5.9.2 芯片的布局第88-89页
        5.9.3 布线约束第89-91页
    5.10小结第91-92页
第六章 硬件的测试与分析第92-114页
    6.1 引言第92页
    6.2 调试平台与测试环境第92-93页
    6.3 功能与性能测试第93-112页
        6.3.1 供电模块测试第93-94页
        6.3.2 时钟模块测试第94页
        6.3.3 系统配置模块测试第94页
        6.3.4 FMC接.测试第94-97页
        6.3.5 以太网接.测试第97-98页
        6.3.6 存储模块测试第98-102页
        6.3.7 USB3.0 接.测试第102-109页
        6.3.8 光.测试第109-110页
        6.3.9 UART测试第110-112页
    6.4 可靠性测试与分析第112-113页
    6.5 小结第113-114页
第七章 结束语第114-116页
    7.1 本文主要贡献第114页
    7.2 下一步工作建议第114-116页
致谢第116-117页
参考文献第117-119页
个人简历第119-120页
攻读硕士学位期间的研究成果第120-121页

论文共121页,点击 下载论文
上一篇:低截获概率信号的盲检测与参数估计
下一篇:基于多网融合技术的远程传感监测与控制系统