可编程增益放大器与自动增益控制的研究
摘要 | 第4-5页 |
Abstract | 第5页 |
第1章 绪论 | 第8-12页 |
1.1 课题背景与意义 | 第8页 |
1.2 研究现状 | 第8-9页 |
1.3 论文设计内容 | 第9-10页 |
1.4 论文组织结构 | 第10-12页 |
第2章 自动增益控制系统概述 | 第12-24页 |
2.1 自动增益控制系统简述 | 第12页 |
2.2 自动增益控制系统的分类 | 第12-19页 |
2.2.1 反馈式自动增益控制 | 第13-14页 |
2.2.2 前馈式自动增益控制 | 第14页 |
2.2.3 本设计系统架构 | 第14-19页 |
2.3 模块之间的关系 | 第19-23页 |
2.3.1 不同电源的数字电路连接 | 第19-20页 |
2.3.2 重置次序问题 | 第20-21页 |
2.3.3 预防直流失调消除模块失效 | 第21-22页 |
2.3.4 降低功耗 | 第22-23页 |
2.4 本章小结 | 第23-24页 |
第3章 可编程增益放大器 | 第24-32页 |
3.1 PGA的背景和分类 | 第24-25页 |
3.2 PGA的经典实现 | 第25-26页 |
3.3 本设计采用的方案 | 第26-27页 |
3.4 运算放大器的原理分析 | 第27-30页 |
3.5 前仿真 | 第30-31页 |
3.6 本章小结 | 第31-32页 |
第4章 接收信号强度检测 | 第32-38页 |
4.1 接收信号强度检测设计背景 | 第32页 |
4.2 经典的全波整流器 | 第32-34页 |
4.2.1 电流模式半波整流电路 | 第33页 |
4.2.2 非平衡源耦合对 | 第33-34页 |
4.3 方案的原理与仿真 | 第34-36页 |
4.4 本章小结 | 第36-38页 |
第5章 直流失调消除 | 第38-44页 |
5.1 DCOC背景 | 第38页 |
5.2 直流失调经典设计 | 第38-39页 |
5.3 本设计采用的方案及其原理 | 第39-42页 |
5.4 本章小结 | 第42-44页 |
第6章 其他电路 | 第44-50页 |
6.1 时钟电路 | 第44-46页 |
6.2 增益控制字发生器 | 第46-48页 |
6.3 本章小结 | 第48-50页 |
第7章 版图设计与芯片测试 | 第50-74页 |
7.1 引脚复用 | 第50-51页 |
7.2 芯片测试 | 第51-72页 |
7.2.1 单独测试时钟电路 | 第51-53页 |
7.2.2 单独测试PGA | 第53-63页 |
7.2.3 DCOC测试 | 第63-68页 |
7.2.4 系统正常工作模式 | 第68-72页 |
7.3 本章小结 | 第72-74页 |
第8章 总结与改进 | 第74-76页 |
8.1 总结 | 第74-75页 |
8.2 改进 | 第75-76页 |
参考文献 | 第76-78页 |
附件:攻读硕士学位期间发表的论文 | 第78-80页 |
致谢 | 第80页 |