超声相控阵任意波形激励应用研究
摘要 | 第3-4页 |
ABSTRACT | 第4-5页 |
1 绪论 | 第8-13页 |
1.1 选题背景和意义 | 第8-10页 |
1.2 研究现状和发展趋势 | 第10-11页 |
1.3 本文的主要研究内容 | 第11-13页 |
1.3.1 论文的主要内容 | 第11页 |
1.3.2 论文的总体结构 | 第11-13页 |
2 超声相控阵激励系统的相关理论 | 第13-18页 |
2.1 超声相控阵技术 | 第13-16页 |
2.2 编码激励技术 | 第16-17页 |
2.3 本章小结 | 第17-18页 |
3 超声相控阵激励系列建模与结构设计 | 第18-25页 |
3.1 超声相控阵激励系统的需求分析 | 第18-20页 |
3.1.1 应用场景分析 | 第18-19页 |
3.1.2 功能性分析 | 第19-20页 |
3.2 系统建模分析 | 第20-21页 |
3.3 系统结构及各模块功能的分析 | 第21-24页 |
3.3.1 时钟同步接收模块 | 第21-22页 |
3.3.2 任意波形产生 | 第22页 |
3.3.3 功率放大模块 | 第22-23页 |
3.3.4 阻抗匹配 | 第23-24页 |
3.4 本章小结 | 第24-25页 |
4 超声相控阵激励系统设计开发 | 第25-50页 |
4.1 光纤时钟同步接收模块 | 第25-31页 |
4.1.1 器件的选型 | 第26-29页 |
4.1.2 同步时钟接收电路设计 | 第29-31页 |
4.2 任意波形合成 | 第31-36页 |
4.2.1 频率合成的方法 | 第31-32页 |
4.2.2 FPGA芯片的选型 | 第32-33页 |
4.2.3 数模转换电路设计 | 第33-36页 |
4.3 功率放大器 | 第36-41页 |
4.3.1 功率放大器的种类 | 第37-38页 |
4.3.2 功率放大电路设计 | 第38-41页 |
4.4 阻抗匹配电路 | 第41-45页 |
4.4.1 匹配电路 | 第41-43页 |
4.4.2 阻抗匹配电路设计 | 第43-45页 |
4.5 电源电路 | 第45-49页 |
4.6 本章小结 | 第49-50页 |
5 系统测试与验证 | 第50-56页 |
5.1 光纤时钟同步测试 | 第50-51页 |
5.2 任意波形产生与功率放大测试 | 第51-54页 |
5.3 阻抗匹配电路性能测试 | 第54-56页 |
6 总结与展望 | 第56-58页 |
6.1 总结 | 第56页 |
6.2 展望 | 第56-58页 |
致谢 | 第58-59页 |
参考文献 | 第59-60页 |