摘要 | 第4-5页 |
Abstract | 第5页 |
引言 | 第9-11页 |
1 概述 | 第11-24页 |
1.1 隔行扫描的缺陷 | 第11-12页 |
1.2 去隔行算法概述 | 第12页 |
1.3 基于非运动补偿的去隔行算法 | 第12-15页 |
1.3.1 线性类算法 | 第13-14页 |
1.3.2 非线性类算法 | 第14-15页 |
1.4 基于运动补偿的去隔行算法 | 第15-22页 |
1.4.1 运动估计算法 | 第15-21页 |
1.4.1.1 块匹配算法中的关键问题 | 第16-18页 |
1.4.1.2 几种块匹配算法 | 第18-21页 |
1.4.2 运动补偿算法 | 第21-22页 |
1.5 FPGA技术 | 第22-23页 |
1.6 本文的主要工作 | 第23-24页 |
2 运动估计模块和运动补偿模块的结构设计及功能仿真 | 第24-41页 |
2.1 运动估计模块 | 第24-35页 |
2.1.1 DSA的搜索步骤及分析 | 第24-26页 |
2.1.2 运动估计模块总体设计 | 第26-27页 |
2.1.3 SAD计算模块 | 第27-29页 |
2.1.4 系统节拍产生器 | 第29页 |
2.1.5 DSA第三步搜索的设计 | 第29-31页 |
2.1.6 比较模块 | 第31-33页 |
2.1.7 功能仿真结果 | 第33-35页 |
2.2 运动补偿模块 | 第35-41页 |
2.2.1 双向运动补偿算法原理 | 第35页 |
2.2.2 半像素精度补偿 | 第35-36页 |
2.2.3 双向运动补偿的四种状态 | 第36页 |
2.2.4 运动补偿模块设计 | 第36-39页 |
2.2.4.1 运动补偿计算分析 | 第36-37页 |
2.2.4.2 运动补偿模块设计实现 | 第37-39页 |
2.2.5 功能仿真结果 | 第39-41页 |
3 缓存器模块的结构设计与功能仿真 | 第41-50页 |
3.1 EAB结构与应用 | 第41-43页 |
3.1.1 FPGA的三种存储资源 | 第41-42页 |
3.1.2 EAB结构以及注意事项 | 第42-43页 |
3.2 双体缓存器结构 | 第43-44页 |
3.3 读写时序设计 | 第44-46页 |
3.4 列序号控制 | 第46-48页 |
3.4.1 采用列序号控制的原因 | 第46-47页 |
3.4.2 多存储体的构成 | 第47-48页 |
3.4.3 多存储体的读写控制 | 第48页 |
3.5 功能仿真结果 | 第48-50页 |
4 去隔行系统的FPGA设计 | 第50-69页 |
4.1 边界搜索区域数据处理 | 第50-51页 |
4.2 去隔行系统时序分配 | 第51-54页 |
4.2.1 电视信号处理时间 | 第51页 |
4.2.2 系统运行时间 | 第51-54页 |
4.3 串行结构及FPGA设计 | 第54-69页 |
4.3.1 时序分配 | 第55页 |
4.3.2 缓存器模块 | 第55-60页 |
4.3.3 运动估计模块 | 第60-63页 |
4.3.4 运动补偿模块 | 第63-66页 |
4.3.5 异步FIFO模块 | 第66页 |
4.3.6 FPGA设计结果及分析 | 第66-69页 |
5 结论 | 第69-70页 |
参考文献 | 第70-73页 |
攻读硕士学位期间发表学术论文情况 | 第73-74页 |
致谢 | 第74-75页 |
大连理工大学学位论文版权使用授权书 | 第75页 |