首页--工业技术论文--无线电电子学、电信技术论文--基本电子电路论文--倍频器、分频器、变频器论文--分频器论文

基于锁相环分频器的研究

摘要第3-4页
Abstract第4-5页
目录第6-8页
第一章 绪论第8-12页
    1.1 研究背景第8-9页
    1.2 锁相环和频率合成器的发展第9-10页
    1.3 论文结构及主要研究方法第10-12页
第二章 频率合成器的原理第12-26页
    2.1 频率合成器的种类第12-13页
        2.1.1 直接模拟合成式(DAS)第12页
        2.1.2 锁相环式(PLL)第12页
        2.1.3 直接数字式(DDS)第12-13页
        2.1.4 混合频率合成技术第13页
    2.2 锁相式频率合成器原理第13-23页
        2.2.1 锁相环结构及其工作状态第14页
        2.2.2 电荷泵锁相环(CP-PLL)频率合成器的工作原理第14-20页
        2.2.3 电荷泵锁相环的线性化模型第20-23页
    2.3 整数分频频率合成器第23页
    2.4 小数(分数)分频频率合成器第23-25页
    2.5 小结第25-26页
第三章 分频器的基本结构第26-44页
    3.1 源极耦合(SCL)电路第26-29页
        3.1.1 SCL D锁存器第27-28页
        3.1.2 SCL D触发器第28-29页
    3.2 动态的真单向(TSPC)电路第29-31页
    3.3 注入锁定式(injected-locked)电路第31-32页
    3.4 双模分频器结构第32-37页
        3.4.1 同步分频器第32-35页
        3.4.2 异步分频器第35-36页
        3.4.3 复杂的双模分频器第36-37页
    3.5 多模分频器常用实现形式第37-42页
        3.5.1 吞脉冲型可编程分频器第37-39页
        3.5.2 多级2/3分频器级联结构第39-41页
        3.5.3 相位开关结构第41-42页
    3.6 小结第42-44页
第四章 四模分频器设计第44-56页
    4.1 整体电路结构第44-46页
    4.2 同步分频器的设计第46-49页
    4.3 异步分频器的设计第49-51页
    4.4 输入输出缓冲器第51-52页
    4.5 逻辑控制电路部分第52-54页
    4.6 小结第54-56页
第五章 电路仿真与分析第56-72页
    5.1 仿真环境介绍第56页
    5.2 电路仿真模型与结果第56-65页
        5.2.1 集成与门的高速D触发器仿真第56-58页
        5.2.2 异步分频器的仿真第58-59页
        5.2.3 四模分频器电路仿真第59-65页
    5.3 工艺角的仿真及调整第65-70页
        5.3.1 不同工艺角的仿真第66-67页
        5.3.2 输出结果随供电电压变化的仿真第67-69页
        5.3.3 温度范围的仿真第69-70页
    5.4 小结第70-72页
总结第72-74页
参考文献第74-78页
致谢第78页

论文共78页,点击 下载论文
上一篇:P75~+颌突外胚间充质干细胞的体外获取、鉴定及生物学特性研究
下一篇:3,3-二吲哚甲烷调控STAT3信号通路抑制卵巢癌细胞粘附、侵袭、迁移的实验研究