摘要 | 第4-6页 |
ABSTRACT | 第6-7页 |
第1章 绪论 | 第14-32页 |
1.1 课题背景及研究的目的和意义 | 第14-16页 |
1.2 流水线型ADC国内外研究现状 | 第16-18页 |
1.3 数字辅助校正技术 | 第18-29页 |
1.3.1 基于统计规律的校正技术 | 第20-25页 |
1.3.2 确定性的校正技术 | 第25-29页 |
1.4 论文主要研究内容 | 第29-30页 |
1.5 论文结构 | 第30-32页 |
第2章 流水线型ADC数字校正技术仿真及验证平台 | 第32-56页 |
2.1 引言 | 第32页 |
2.2 流水线型ADC理论基础 | 第32-46页 |
2.2.1 流水线型ADC结构及子模块误差分析 | 第32-38页 |
2.2.2 流水线型ADC主要性能指标 | 第38-41页 |
2.2.3 高性能低功耗流水线型ADC电路设计技术 | 第41-46页 |
2.3 流水线型ADC数字校正技术仿真及验证平台 | 第46-55页 |
2.3.1 基于Verilog-A的流水线型ADC数字校正技术仿真平台 | 第46-51页 |
2.3.2 基于FPGA的流水线型ADC数字校正技术验证平台 | 第51-55页 |
2.4 本章小结 | 第55-56页 |
第3章 应用分段线性插值法估计非线性误差的数字校正技术 | 第56-77页 |
3.1 引言 | 第56-57页 |
3.2 统计规律法校正非线性误差理论基础 | 第57-59页 |
3.2.1 随机码及其统计特性 | 第57-58页 |
3.2.2 自适应算法 | 第58-59页 |
3.3 采用分段线性插值法估计非线性误差的数字校正算法 | 第59-72页 |
3.3.1 分段线性插值法校正系统结构 | 第59-60页 |
3.3.2 分段线性插值法校正原理 | 第60-62页 |
3.3.3 开环放大器及传输函数模型 | 第62-66页 |
3.3.4 PN调制及双余量曲线 | 第66-67页 |
3.3.5 分段线性插值法估计三阶误差及误差补偿 | 第67-70页 |
3.3.6 一阶误差校正 | 第70页 |
3.3.7 校正参数更新及算法收敛 | 第70-71页 |
3.3.8 硬件开销与功耗 | 第71-72页 |
3.4 分段线性插值法校正仿真与分析 | 第72-76页 |
3.5 本章小结 | 第76-77页 |
第4章 基于MDAC传输函数模型的数字校正技术 | 第77-91页 |
4.1 引言 | 第77页 |
4.2 多项式插值理论基础 | 第77-78页 |
4.3 采用传输函数建模法校正流水线型ADC | 第78-81页 |
4.4 基于统计规律的传输函数建模法 | 第81-87页 |
4.4.1 MDAC传输函数建模法校正系统结构 | 第81页 |
4.4.2 MDAC误差模型 | 第81-83页 |
4.4.3 误差补偿 | 第83-84页 |
4.4.4 采用统计规律建立传输函数模型及误差估计 | 第84-85页 |
4.4.5 后台校正原理 | 第85-86页 |
4.4.6 硬件开销与功耗 | 第86-87页 |
4.5 MDAC传输函数建模法仿真与分析 | 第87-89页 |
4.6 本章小结 | 第89-91页 |
第5章 基于开环放大器传输函数模型的数字校正技术 | 第91-114页 |
5.1 引言 | 第91-92页 |
5.2 采用多项式传输函数模型的数字校正算法 | 第92-100页 |
5.2.1 校正系统结构 | 第92页 |
5.2.2 第一级MDAC及传输函数模型 | 第92-94页 |
5.2.3 校正原理 | 第94-96页 |
5.2.4 测试信号与时钟 | 第96-97页 |
5.2.5 收敛时间与硬件开销 | 第97-98页 |
5.2.6 仿真与分析 | 第98-100页 |
5.3 算法FPGA验证 | 第100-102页 |
5.4 12位40MHZ流水线型ADC电路设计 | 第102-110页 |
5.4.1 无采样保持电路结构 | 第102-103页 |
5.4.2 第一级子级电路设计 | 第103-104页 |
5.4.3 开环放大器设计 | 第104-106页 |
5.4.4 比较器设计 | 第106-107页 |
5.4.5 电容分裂 | 第107-109页 |
5.4.6 电路仿真与分析 | 第109-110页 |
5.5 版图设计 | 第110-112页 |
5.6 本章小结 | 第112-114页 |
结论 | 第114-116页 |
参考文献 | 第116-126页 |
攻读博士学位期间发表的论文及其它成果 | 第126-128页 |
致谢 | 第128-129页 |
个人简历 | 第129页 |